校招基礎——速度與面積


1速度和面積互換原則

所謂速度,是指整個工程穩定運行所能達到的最高時鍾頻率,他不僅和FPGA內部各個寄存器的建立時間、保持時間以及FPGA與外部接口的各種時序要求有關,而且還和兩個緊鄰的寄存器間的邏輯延時、走線延時有關。

所謂面積,可通過一個工程運行所消耗的觸發器、查找表數量或者等效門數量來衡量。

速度和面積是一對矛盾的統一體。速度的提高往往需要以面積的擴增為代價,而節省面積也往往會造成速度的犧牲。

 

2、面積換速度(速度優化)

(1) 並行化

(2) 邏輯復刻;

(3) 模塊復用;

(4) 乒乓;

(5) 流水線;

(6) 配平寄存器;

 

3、速度換面積(面積優化)

(1) 串行化;

(2) 資源共享;

(3) 邏輯優化;

(4) 操作符平衡;

 

4電子系統設計優化,主要考慮提高資源利用率減少功耗,以及提高運行速度,下列方法(A)不屬於面積優化

A、流水線設計

B、資源共享

C、串行化

D、邏輯優化

 

5、下面哪些操作是針對FPGA面積優化?(BC

A寄存器配平

B串行化

C資源共享

D流水線


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM