花费 26 ms
跨时钟域信号传输(一)——控制信号篇

PS:转载请标明出处:http://www.cnblogs.com/IClearner/p/6485389.html ;文章有错请评论留言;谢谢。   最近我整理了一下跨时钟域设计的一些知识,一方面 ...

Thu Mar 02 01:38:00 CST 2017 16 27466
数字设计中的时钟与约束

ps:可以转载,转载请标明出处:http://www.cnblogs.com/IClearner/   最近做完了synopsys的DC workshop,涉及到时钟的建模/约束,这里就来聊聊数字中 ...

Sat Feb 25 06:02:00 CST 2017 8 27607
(数字IC)低功耗设计入门(二)——功耗的分析

  前面学习了进行低功耗的目的个功耗的构成,今天就来分享一下功耗的分析。由于是面向数字IC前端设计的学习,所以这里的功耗分析是基于DC中的power compiler工具;更精确的功耗分析可以采用PT ...

Wed May 24 21:18:00 CST 2017 10 16670
跨时钟域信号传输(二)——数据信号篇

PS:转载请标明出处 http://www.cnblogs.com/IClearner/;本文如有错误,欢迎留言更正。 因为学习了其他方面的知识,耽搁了更新。今天我们就聊聊跨时钟域中的数据信号传输的 ...

Sun Mar 19 19:22:00 CST 2017 9 14365
(数字IC)低功耗设计入门(五)——RTL级低功耗设计(续)

二、RTL级低功耗设计(续)    前面一篇博文我记录了操作数隔离等低功耗设计,这里就主要介绍一下使用门控时钟进行低功耗设计。   (4)门控时钟   门控时钟在我的第一篇博客中有简单的描述,这 ...

Sat May 27 21:17:00 CST 2017 0 10030
(数字IC)低功耗设计入门(四)——RTL级低功耗设计

二、RTL级低功耗设计     前面介绍了系统级的低功耗设计,换句话说就是在系统级降低功耗可以考虑的方面。系统级的低功耗设计,主要是由系统级设计、具有丰富经验的人员实现,虽然还轮不到我们设计,我们了 ...

Fri May 26 21:11:00 CST 2017 5 9288
基于脚本的modelsim自动化仿真笔记

  这里记录一下基于脚本的modelsim自动化仿真的一些知识和模板,以后忘记了可以到这里查找。转载请标明出处:http://www.cnblogs.com/IClearner/ 。 一、基本介绍 ...

Wed Aug 02 21:37:00 CST 2017 4 6812
亚稳态与多时钟切换

  前面的博文聊到了触发器的建立时间和保持时间:http://www.cnblogs.com/IClearner/p/6443539.html 那么今天我们来聊聊与触发器有关的亚稳态已经多时钟系统中 ...

Tue Feb 28 03:38:00 CST 2017 11 6060

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM