原文:Cadence Sigrity仿真--Power Si 特征阻抗和耦合檢查

高速信號在傳輸的過程中由於layout走線的不良會導致反射串擾等信號完整性問題,可以在布完線之后使用Power Si進行分析。 阻抗不匹配導致的反射失真 串擾 . 打開PowerSI,load layout file . 點擊 Setup Net Groups ,選擇信號的發送和接受器件,這里勾選這個線路的CPU U ,DDR顆粒U ,點擊下一步。 . 確認電源網絡 GND網絡,直接點擊下一步到分 ...

2022-04-19 20:39 0 950 推薦指數:

查看詳情

Cadence仿真利器,Cadence SI / PI Analysis – Sigrity安裝及破解指南

Sigrity提供了豐富的千兆比特信號與電源網絡分析技術,包括面向系統、印刷電路板(PCB)和IC封裝設計的獨特的考慮電源影響的信號完整性分析功能。 Sigrity分析技術與Cadence Allegro和OrCAD設計工具的組合將會提供全面的前端到后端的綜合流程,幫助系統和半導體公司提供高性能 ...

Sat Oct 11 02:12:00 CST 2014 1 2057
Cadence Sigrity仿真--PowerSI DDR S參數仿真提取分析

PowerSI可以進行S參數提取仿真、電源阻抗提取、走線阻抗耦合檢查、平面諧振分析。 把DDR DQ07的參考層GND故意挖掉,使其阻抗不連續,看看信號質量會發生什么樣的變化。 1. 導入BRD文件 ...

Tue Apr 19 23:59:00 CST 2022 0 1342
Cadence Sigrity仿真-- PowerDC直流壓降分析

PowerDC主要功能有直流壓降(IR drop)、電流密度、熱仿真、電熱混合仿真,可以幫助硬件工程師、電源工程師、layout工程師、SI/PI工程師、thermal工程師優化layout設計,提高產品質量。 仿真結果包括power平面電壓分布、IR drop、負載端實際電壓值 ...

Tue Apr 19 23:30:00 CST 2022 0 2377
Cadence Sigrity仿真--SPEED 2000Generator 高速PCB板EMI仿真

由於PCB板上的電子器件密度越來越大,走線越來越窄,走線密度也越來越高,信號的頻率也越來越高,不可避免地會引入EMC(電磁兼容)和EMI(電磁干擾)的問題,所以對電子產品的電磁兼容分析以及應用就非常重要了。但目前國內國際的普遍情況是,與IC設計相比,PCB設計過程中的EMC分析和模擬仿真是一個 ...

Wed Apr 20 21:01:00 CST 2022 0 1292
使用cadence Allegro SI對DSP6713和DDR,flash高速信號進行仿真

Allegro PCB SI仿真時需要將仿真模型都轉變成DML模型格式。這一操作通過cadence軟件組內的Model Integrity軟件完成。首先在對應控制器芯片和DDR芯片,flash芯片(需要仿真的驅動和被驅動端)官網找到對應的ibis模型。以本項目的控制器DSP6713 ...

Tue Apr 12 05:13:00 CST 2022 0 900
PCB特征阻抗計算神器Polar SI9000安裝及破解指南

近年來,IC集成度的提高和應用,其信號傳輸頻率和速度越來越高,因而在印制板導線中,信號傳輸(發射)高到某一定值后,便會受到印制板導線本身的影響,從而導致傳 輸信號的嚴重失真或完全喪失。這表明,PCB導 ...

Thu Oct 09 04:59:00 CST 2014 1 5450
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM