原文:PCB六層板學習(一)

一 原理圖的網表導出及版本轉換 安裝Cadence后,打開RK 的原理圖。 首先點擊rk mid.dsn gt gt 然后有一個Create netlist的圖標 當然咋Tools中也有這個圖標 然后選擇other,看到對話框里有很多種格式,選擇orprotel .dll AD的網表格式 然后下面設置網表的輸出目錄設置,點擊確定輸出 輸出網表過程中,如果發現錯誤。就會停止,警告就不會。直到沒有錯誤 ...

2018-09-02 21:21 0 1172 推薦指數:

查看詳情

PCB中的"假八"是什么意思

PCB中的"假八"是什么意思 PCB工程師們,你們在做PCB設計時,畫好六廠去做。廠卻說這個六做不出來,要做成你們這樣的六只能做成假八。你是不是"朦”了。假八是什么? 今天上尉哥給大家講講這個“假八”的概念 ...

Tue Mar 02 18:19:00 CST 2021 0 423
避開PCB假八結構的溫柔陷阱---淺談六的疊

在《PCB的筋骨皮》一文中,我們提出了當厚在1.6mm及以上時,怎樣避免使用假八的疊,而導致PCB成本增加的問題。感覺大家的回答很踴躍哈,看來這個問題還是比較典型的。本來想截取一些回答放在這里,不過篇幅的關系,大家可以自己去上一篇文章,看看文章后面的精選答復。 在此文中我們結合平時 ...

Wed Jun 08 22:25:00 CST 2016 0 2488
STM32學習筆記之核心PCB設計

  PCB設計流程      PCB規則設置   設計規則的單位跟隨畫布屬性里設置的單位,此處單位是mil。導線線寬最小為10mil;不同網絡元素之間最小間距為8mil;孔外徑為24mil,孔內徑為12mil;線長不做設置;在PCB設計過程中,都要開啟“實時規則檢測”、“檢測 ...

Fri Jan 10 17:36:00 CST 2020 0 817
Cadence PCB的概念

Slikscreen_Top :頂層絲印 Assemly_Top :裝配,就是元器件含銅部分的實際大小,用來產生元器件的裝配圖。我自己感覺這一如果對於貼片的元器件,如電容,就是兩個貼片銅片的實際大小,而place_bound_top是 整個貼片元器件的實際大小,這一點很多人 ...

Mon Aug 29 17:48:00 CST 2016 0 5565
PCB常用檢測方法

1、PCB人工目測使用放大鏡或校准的顯微鏡,利用操作人員視覺檢查來確定電路合不合格,並確定什么時候需進行校正操作,它是最傳統的檢測方法。它的主 要優點是低的預先成本和沒有測試夾具,而它的主要缺點是人的主觀誤差、長期成本較高、不連續的缺陷發覺、數據收集困難等。目前由於PCB的產量增 加,PCB ...

Fri Jan 21 00:12:00 CST 2022 0 999
AD軟件PCB銅箔挖空和PCB挖空設計

  本文主要講解AD軟件PCB銅箔挖空和PCB挖空的詳細操作。   PCB銅箔挖空詳細操作   PCB設計中經常將晶振、電感、繼電器等元件下方的GND或者電源挖空,以達到減少GND和電源被該元件工作時產生的電磁干擾。下面以晶振為例講解一下怎么在AD軟件中進行L2和L3挖空的操作 ...

Thu Aug 26 05:26:00 CST 2021 0 404
3.PCB-禁止布線

我們在畫板布線時,要盡量避免在的邊緣畫線和布置小器件... 我們可以手動在keep-out layer,禁止布線畫線,避免房子我們誤畫在的邊緣。 ------------------------------------------------ 我們也可以在EDA中自動描繪出 ...

Wed Jan 27 21:37:00 CST 2021 0 301
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM