Xilinx FPGA功耗評估


1、UG440 XPE(Xilinx Power Estimator)
2、功耗包括靜態功耗和動態功耗

    動態功耗的動態部分(易操作)
    動態功耗的靜態部分
    靜態功耗,降低功耗,
    電壓和功耗關系

    P(staic) = V^3
    P(dynamic) = V^2
        1
        2

3、靜態功耗是三極管漏電流

    靜態功耗跟溫度有關系
    芯片規模下,靜態功耗小
4、IO 功耗比較小,

5、BRAM消耗的功耗會比較大,

    no change 相對於write first 和read first模式功耗最低
    enable rate速率越小,功耗越小
    可選擇low power模式,分BRAM操作但是會多出譯碼邏輯,normal模式是並行同時操作BRAM
    BRAM塊分的越小功耗越小,但是邏輯和布局會變大
6、GTH

    low power mode
    DFE mode

7、PS,大約2-4W(normal)

vivado 里面設置 Power optimition(不成熟), 對timing輸出不好,功耗降低不大(0.9W)


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM