23.跨時鍾域信號處理——專用握手信號


在邏輯設計領域,只涉及單個時鍾域的設計並不多。尤其對於一些復雜的應用,FPGA往往需要和多個時鍾域的信號進行通信。異步時鍾域所涉及的兩個時鍾之間可能存在相位差,也可能沒有任何頻率關系,即通常所說的不同頻不同相。

 

    圖1是一個跨時鍾域的異步通信實例,發送域和接收域的時鍾分別是clk_a和clk_b。這兩個時鍾頻率不同,並且存在一定的相位差。對於接收時鍾域而言,來自發送時鍾域的信號data_a2b有可能在任何時刻變化。

 

 

 

點擊看大圖

 

圖1 跨時鍾域通信

 

    對於上述的異步時鍾域通信,設計者需要做特殊的處理以確保數據可靠的傳輸。由於兩個異步時鍾域的頻率關系不確定,觸發器之間的建立時間和保持時間要求也無法得到保證。如果出現建立時間或者保持時間違規,接收域將會采樣到處於亞穩態數據,那么后果可想而知。

 

    如何有效的進行跨時鍾域的信號傳輸呢?最基本的思想是同步,在這個基礎上設計者可以利用各種協議約定進行通信。單向控制信號檢測方式(前面提到過的脈沖信號檢測方法,這里為了和握手方式相區別,所以如此稱呼)、握手協議的方式或者借助存儲器的方式都是比較常用的處理手段。

 

    本文將重點介紹握手方式進行異步時鍾域的通信。

 

    圖2是一個基本的握手通信方式。所謂握手,意即通信雙方使用了專用控制信號進行狀態指示。這個控制信號既有發送域給接收域的,也有接收域給發送域的,有別於前面的單向控制信號檢測方式。

 

 

 

點擊看大圖

 

圖2 握手通信原理

 

    使用握手協議方式處理跨時鍾域數據傳輸,只需要對雙方的握手信號(req和ack)分別使用脈沖檢測方法進行同步。在具體實現中,假設req、ack、data總線在初始化時都處於無效狀態,發送域先把數據放入總線,隨后發送有效的req信號給接收域。接收域在檢測到有效的req信號后鎖存數據總線,然后回送一個有效的ack信號表示讀取完成應答。發送域在檢測到有效ack信號后撤銷當前的req信號,接收域在檢測到req撤銷后也相應撤銷ack信號,此時完成一次正常握手通信。此后,發送域可以繼續開始下一次握手通信,如此循環。以上所述的通信流程如圖3所示。該方式能夠使接收到的數據穩定可靠,有效的避免了亞穩態的出現,但控制信號握手檢測會消耗通信雙方較多的時間。

 

 

 

點擊看大圖

 

圖3 握手通信流程

 

    下面通過一個簡單的工程代碼及其仿真測試進一步加深大家對基本握手協議的認識。

 

module handshack(

 

                clk,rst_n,

 

                req,datain,ack,dataout

 

            );

 

 

 

input clk;      //50MHz系統時鍾

 

input rst_n;    //低電平復位信號

 

 

 

input req;      //請求信號,高電平有效

 

input[7:0] datain;  //輸入數據

 

output ack;     //應答信號,高電平有效

 

output[7:0] dataout;//輸出數據,主要用於觀察是否和輸入一致

 

 

 

//--------------------------------------

 

//req上升沿檢測

 

reg reqr1,reqr2,reqr3;

 

 

 

always @(posedge clk or negedge rst_n)

 

    if(!rst_n) begin

 

            reqr1 <= 1'b1;

 

            reqr2 <= 1'b1;

 

            reqr3 <= 1'b1;

 

        end

 

    else begin

 

            reqr1 <= req;

 

            reqr2 <= reqr1;

 

            reqr3 <= reqr2;

 

        end

 

       

 

    //pos_req2比pos_req1延后一個時鍾周期,確保數據被穩定鎖存

 

wire pos_req1 = reqr1 & ~reqr2; //req上升沿標志位,高有效一個時鍾周期

 

wire pos_req2 = reqr2 & ~reqr3; //req上升沿標志位,高有效一個時鍾周期

 

 

 

//--------------------------------------

 

//數據鎖存

 

reg[7:0] dataoutr;

 

 

 

always @(posedge clk or negedge rst_n)

 

    if(!rst_n) dataoutr <= 8'h00;

 

    else if(pos_req1) dataoutr <= datain;   //檢測到req有效后鎖存輸入數據

 

   

 

assign dataout = dataoutr; 

 

   

 

//--------------------------------------

 

//產生應答信號ack

 

reg ackr;

 

 

 

always @(posedge clk or negedge rst_n)

 

    if(!rst_n) ackr <= 1'b0;

 

    else if(pos_req2) ackr <= 1'b1;

 

    else if(!req) ackr <= 1'b0;

 

 

 

assign ack = ackr;

 

 

 

endmodule

 

 

 

    該實例的verilog代碼模擬了握手通信的接收域,其仿真波形如圖4所示。在發送域請求信號(req)有效的若干個時鍾周期后,先是數據(datain)被有效鎖存了(dataout),然后接收域的應答信號(ack)也處於有效狀態,此后發送域撤銷請求信號,接收域也跟着撤銷了應答信號,由此完成一次通信。

 

 

 

點擊看大圖

 

圖4 握手通信仿真波形


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM