原文:校招基礎——同步和異步

組合電路 時序電路 組合邏輯電路:數字電路滿足任意時刻的輸出僅僅取決於該時刻的輸入 時序邏輯電路:數字電路任意時刻的輸出不僅取決於當前時刻的輸入,而且還取決於數字電路原來的狀態 同步電路 異步電路 同步電路:各觸發器的時鍾端全部連接在一起,並接在系統時鍾端,只有當時鍾脈沖到來時,電路的狀態才能改變。所有觸發器的狀態的變化都與所加的時鍾脈沖信號同步。同步電路的時鍾之間有固定的因果關系 異步電路:電 ...

2020-09-10 10:12 0 2022 推薦指數:

查看詳情

Verilog——同步FIFO和異步FIFO

一、同步FIFO 1、代碼 2、仿真 二、異步FIFO 1、分析 (1)格雷碼   比較空滿時,需要讀寫地址進行判斷,二者屬於跨時鍾域,需要進行打拍的同步處理,未避免亞穩態,采用格雷碼,因為格雷碼相鄰只有一位變化,這樣同步多位時更不容易產生問題 ...

Mon Aug 17 00:37:00 CST 2020 3 1357
基礎——CMOS管

1、CMOS/TTL/ECL電路的比較 補充:CMOS和TTL電路的區別是什么? 結構:CMOS電路由場效應管,TTL由雙極性晶體管構成。 電平范圍:CMOS邏輯電平范圍大(5~15 ...

Thu Sep 10 05:37:00 CST 2020 0 1113
基礎——時鍾

1、什么是時鍾抖動(jitter) 芯片的某一個給定點上時鍾周期發生暫時性變化,即達到電路某一點的連續時鍾邊沿之間間隔的變化稱為時鍾抖動。 2、什么是時鍾偏移(skew) 時鍾信號到達 ...

Thu Sep 10 18:30:00 CST 2020 0 851
基礎——FPGA基礎

1、典型FPGA的開發流程 2、FPGA內部資源包括哪些及作用? 1)、輸入輸出單元(IOB) 可編程輸入/輸出單元簡稱 I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對 ...

Thu Sep 10 04:46:00 CST 2020 0 1052
基礎——速度與面積

1、速度和面積互換原則 所謂速度,是指整個工程穩定運行所能達到的最高時鍾頻率,他不僅和FPGA內部各個寄存器的建立時間、保持時間以及FPGA與外部接口的各種時序要求有關,而且還和兩個緊鄰的寄存器間的 ...

Thu Sep 10 18:13:00 CST 2020 2 660
基礎——FIFO深度

1、讀寫沒有空閑周期。(fA>fB) fA = 80MHz fB = 50MHz Burst Length = 120 讀寫之間沒有空閑周期,是連續讀寫一個突發長度。 解法: ...

Thu Sep 10 18:33:00 CST 2020 0 1387
基礎——低功耗

低功耗簡單知識 1、低功耗分類? 分為靜態功耗和動態功耗; 靜態功耗是指漏電流功耗,是電路狀態穩定時的功耗,其數量級很小; 動態功耗是指電容充放電功耗和短路功耗,是由電路的翻轉造成的; ...

Thu Sep 10 19:01:00 CST 2020 0 1195
基礎——IC設計

1、IC設計的基本流程 1.需求分析 分析用戶或市場的需求,並將其翻譯成對芯片產品的技術需求。(Office) 2.規格制定 芯片需要達到的具體功能和性能方面的要求。 (Office) 3.方案 ...

Thu Sep 10 18:45:00 CST 2020 0 1161
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM