Cyclone IV E FPGA器件中,PLL電路需要兩種供電,分別為模擬部分和數字部分供電。
PLL數字部分供電電壓為1.2V,可直接使用內核供電電源提供。當然,如果有更高要求,也可以給PLL數字部分單獨設計電源。
PLL模擬部分僅需最大200mA的供電電流,不過由於是模擬電路,對電源穩定性要求較高,不能有較大的紋波。該供電適合使用LDO提供,例如使用LP5900SD-2.5器件,或者其他可選LDO(如AMS1117-2.5)。
PLL供電管腳根據每個器件實際具有的PLL數量而不同,主要就是EP4CE6和EP4CE10兩個器件例外,由於這兩個器件片上只有兩個PLL,因此也只有兩個PLL模擬供電腳和數字供電腳,其他容量的器件,都是4個PLL。
PLL模擬供電管腳在器件中被標注為VCCAx,數字供電管腳被標注為VCCD_PLLx。
設計時,將VCCAx引腳連接到2.5V的PLL模擬供電專用電源上,VCCD_PLLx連接到1.2V內核供電上。
設計PLL電源時,最好設計磁珠+電容組成的濾波的電路,可以對電源質量進行進一步提升(理論依據等待填充)。
EP4CE10具有2個PLL的PLL供電引腳
EP4CE30具有4個PLL的PLL供電引腳