FPGA的PLL鎖相環


  • PLL實際上是一負反饋系統,其作用是使得電路上的時鍾和某一外部時鍾的相位同步

pll鎖相環有三部分組成:

鑒相器PD、環路濾波器LF和壓控振盪器VCO

  • 原理:

利用外部輸入的參考信號控制環路內部振盪信號的頻率和相位。

PD,的作用是檢測輸入信號和輸出信號的相位差

LF,將轉換后的電壓進行濾波形成控制電壓.

  • 倍頻:

基准。N倍諧波。鎖相。

外接晶振時鍾是參照!

壓控振盪器VCO產生所需要的頻率!

  • 概括

一種輸出一定頻率信號的振盪電路,也稱為相位同步環(回路)。該回路利用使外部施加的基准信號與 PLL 回路內的振盪器輸出的相位差恆定的反饋控制來產生振盪信號。


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM