1、Layout 中射頻線應如何處理
1.1、射頻線走在 top 層,不可穿層走線,要盡量短,傳輸線要求做 50ohm 特征阻抗處理。
1.2、射頻線盡量走直線或 135°角走線或是圓弧走線,不可以有 90 度直角和銳角走線。
1.3、射頻線兩旁的屏蔽地要盡量完整,第 2 層的 GND 要完整,天線和射頻線周圍盡量多的地過孔。
1.4、射頻線的匹配網絡器件盡量靠近芯片放置。如下圖,π型網絡的擺放要按直線擺放。

1.5、射頻線附近不能有高頻信號線。射頻上的天線必須遠離所有傳輸高頻信號的器件,比如晶體、UART、PWM、SDIO 和 USB 信號等。
1.6、天線要凈空

2、Layout 中晶振走線應如何處理
2.1、晶體的時鍾要在 top 層走線,不可以穿層,不可以交叉,並且周圍要用 GND 屏蔽。
2.2、晶體的下面不可以走高速信號線,第 2 層要求完整的 GND。
2.3、晶體的負載電容盡量放置到時鍾線末端。
2.4、晶體的周圍不要放置磁性元件,如電感,磁珠等。
2.5、無源晶振要離IC引腳進一點 ,插件晶振要焊錫接地,目的是讓晶振穩定工作,因為一些大環路會把一些信號被頻。

來自:https://blog.csdn.net/sinat_27746419/article/details/80831922
3、芯片管腳的耦合旁路電容,走線時要先經過電容再連接到芯片引腳。
