1. 選擇IP Catalog,搜索clocking wizard,並雙擊clocking wizard。
2. 輸入時鍾:主時鍾Primary clock輸入200MHz(根據你的需要修改),其他默認即可(MMCM)。查詢你的開發板的手冊,如KC705的手冊為ug810.pdf,在里面找到Page 88可以找到可使用的系統時鍾為AD11,AD12這個差分時鍾。所以主時鍾Primary clock選擇差分時鍾Differential clock capable pin。
3. 輸出時鍾選項卡:你的設計里需要用到的時鍾頻率。使用BUFG驅動即可。
4. 然后把你的輸出時鍾進行端口重命名(Port renaming)為你的設計里所用的時鍾端口名,如clk_100M。
5. 在Sources>>IP Sources里找到clk_wiz_0並展開到例化模版(Instantiation template),雙擊打開.veo文件,將里面未注釋的模塊 即例化部分的代碼拷貝到你的設計里。如:
//你的設計
module top(
input clk_in1_p,
input clk_in1_n,
output led
);
//以下是添加的代碼
clk_wiz_0 instance_name
(
// Clock in ports
.clk_in1_p(clk_in1_p), // input clk_in1_p
.clk_in1_n(clk_in1_n), // input clk_in1_n
// Clock out ports
.clk_100M(clk_100M), // output clk_10M
// Status and control signals
.locked(locked)); // output locked