與門、或門、非門、與非門、或非門、異或門


1、與門(AND gate):
當所有的輸入同時為高電平1時,輸出才為高電平1,否則輸出為低電平0。
總結規律:全1為1,有0為0

2、或門 (OR gate):
只要輸入中有一個為高電平1,輸出就為高電平1;只有當所有的輸入全為低電平0時,輸出才為低電平0。
總結規律: 全0為0,有1為1

3、非門(NOT gate) :
當其輸入端為高電平1時,輸出端為低電平0,當其輸入端為低電平0時,輸出端為高電平1。即輸入端和輸出端的電平狀態總是反相的。
總結規律: 為1則0,為0則1

4、與非門( NAND gate ):
與非門的結果就是對兩個輸入信號先進行與運算,再對此與運算結果進行非運算的結果。也即是先與后非。
如1和1(兩端都有信號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。
總結規律:全1為0,有0為1

5、或非門:( NOR gate ):
或非是邏輯或加邏輯非得到的結果。
若輸入均為低電平0 ,則輸出為高電平1 ;若輸入中至少有一個為高電平1, 則輸出為低電平0。也即是先或后非。
總結規律:全0為1,有1為0  剛好與與非門的總結規律相反。

6、異或門:( XOR gate ):
異或的數學符號為“⊕",計算機符號為“XOR”。
若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。即輸入不同輸出高電平1。否則,輸出為低電平。
總結規律:兩個輸入端,相同為0,不同為1

 

————————————

現在是晚上十一點多,總結不易,對你有用的話請點贊留言,頂一下或轉發也行,謝謝!


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM