Xilinx原理圖封裝制作


http://zhidao.baidu.com/link?url=miGyvFZ3ALRbB8Dp4BrODpwk8M1O0UU045R9hOWa52LMGx4QqgaGYtDaFdUlQ04XDG9hgoKE719RYPsjN3pMrAxm7PXwABLxJRNNZW-6KKy
對於 Altera公司的FPGA來說,貌似都提供了現成的olb文件(這說明Altera在客戶維持方面做得挺貼心的),但經過仔細調研,發現Xilinx並不提供現成的的FPGA 原理圖庫。由於現在FPGA管腳數越來越多(多的達1000個以上),一個一個地輸入管腳名,簡直是噩夢。而且,即使你很勤勞地把所有管腳都輸入,也難保其中不會出錯。 所以,到勾狗上勾了兩天,加上自己摸索,終於找到了一種相對來說比較便捷的方法。第1步:當然是到Xilinx的官網上下載所謂pin out 文件。比如說我下載了一個virtex2_pkgs_zip.zip文件, 包含了V-II的所有型號FPGA的pin list。例如其中的2v500fg256就是我想要的。第2步:打開2v500fg256.txt,會看到其中的 Package Name 、Bank name,IO Type這三列信息很有用。 新建一個 excel表格,導入數據(文本文檔格式),將2v500fg256.txt導入。 第3步:在capture中,選擇file->new-> library。第4步:單擊新建的library,選擇new part from spread sheet. 你將會看到一個原理圖管腳分配表第5步:將excel中的相關列的信息粘貼到該表中。 到了這一步,就OK了。剩下的,就是一些小修小補的事情,原理圖庫就建好了。

另外,用Altium Designer轉存也比較方便。 Altium Designer自帶的封裝庫比較全,可以另存為capture cis的格式(*.olb),然后用在cis中導入即可。


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM