原文:Cadence Sigrity仿真--Power Si 特征阻抗和耦合检查

高速信号在传输的过程中由于layout走线的不良会导致反射串扰等信号完整性问题,可以在布完线之后使用Power Si进行分析。 阻抗不匹配导致的反射失真 串扰 . 打开PowerSI,load layout file . 点击 Setup Net Groups ,选择信号的发送和接受器件,这里勾选这个线路的CPU U ,DDR颗粒U ,点击下一步。 . 确认电源网络 GND网络,直接点击下一步到分 ...

2022-04-19 20:39 0 950 推荐指数:

查看详情

Cadence仿真利器,Cadence SI / PI Analysis – Sigrity安装及破解指南

Sigrity提供了丰富的千兆比特信号与电源网络分析技术,包括面向系统、印刷电路板(PCB)和IC封装设计的独特的考虑电源影响的信号完整性分析功能。 Sigrity分析技术与Cadence Allegro和OrCAD设计工具的组合将会提供全面的前端到后端的综合流程,帮助系统和半导体公司提供高性能 ...

Sat Oct 11 02:12:00 CST 2014 1 2057
Cadence Sigrity仿真--PowerSI DDR S参数仿真提取分析

PowerSI可以进行S参数提取仿真、电源阻抗提取、走线阻抗耦合检查、平面谐振分析。 把DDR DQ07的参考层GND故意挖掉,使其阻抗不连续,看看信号质量会发生什么样的变化。 1. 导入BRD文件 ...

Tue Apr 19 23:59:00 CST 2022 0 1342
Cadence Sigrity仿真-- PowerDC直流压降分析

PowerDC主要功能有直流压降(IR drop)、电流密度、热仿真、电热混合仿真,可以帮助硬件工程师、电源工程师、layout工程师、SI/PI工程师、thermal工程师优化layout设计,提高产品质量。 仿真结果包括power平面电压分布、IR drop、负载端实际电压值 ...

Tue Apr 19 23:30:00 CST 2022 0 2377
Cadence Sigrity仿真--SPEED 2000Generator 高速PCB板EMI仿真

由于PCB板上的电子器件密度越来越大,走线越来越窄,走线密度也越来越高,信号的频率也越来越高,不可避免地会引入EMC(电磁兼容)和EMI(电磁干扰)的问题,所以对电子产品的电磁兼容分析以及应用就非常重要了。但目前国内国际的普遍情况是,与IC设计相比,PCB设计过程中的EMC分析和模拟仿真是一个 ...

Wed Apr 20 21:01:00 CST 2022 0 1292
使用cadence Allegro SI对DSP6713和DDR,flash高速信号进行仿真

Allegro PCB SI仿真时需要将仿真模型都转变成DML模型格式。这一操作通过cadence软件组内的Model Integrity软件完成。首先在对应控制器芯片和DDR芯片,flash芯片(需要仿真的驱动和被驱动端)官网找到对应的ibis模型。以本项目的控制器DSP6713 ...

Tue Apr 12 05:13:00 CST 2022 0 900
PCB特征阻抗计算神器Polar SI9000安装及破解指南

近年来,IC集成度的提高和应用,其信号传输频率和速度越来越高,因而在印制板导线中,信号传输(发射)高到某一定值后,便会受到印制板导线本身的影响,从而导致传 输信号的严重失真或完全丧失。这表明,PCB导 ...

Thu Oct 09 04:59:00 CST 2014 1 5450
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM