原文:DDR3調試總結

本文為原創,轉載請注明作者與出處http: blog.csdn.net hanfei article details 以前同是DDR 的無知少年,由於項目需求 工作需要,有幸深入研究DDR ,中間也確實歷經各種盲目階段,查詢資料 建立工程 調試錯誤等等,如今對此不敢說是精通,也只能說是基本入門,寫此文章的目的也無非是想讓那些和當初的我一樣的初學者少走些彎路而已,也只當是拋磚引玉,也希望大神們能多多 ...

2021-11-21 12:35 0 1177 推薦指數:

查看詳情

DDR3調試總結

DDR3調試總結 本文為原創,轉載請注明作者與出處 http://blog.csdn.net/hanfei_1/article/details/70546010 以前同是DDR3的無知少年,由於項目需求、工作需要,有幸深入研究DDR3,中間也確實歷經各種盲目階段,查詢資料、建立 ...

Fri Dec 01 21:55:00 CST 2017 0 5989
FPGA DDR3調試

FPGA DDR3調試 Spartan6 FPGA芯片中集成了MCB硬核,它可以支持到DDR3。在Xilinx的開發工具Xilinx ISE中提供了MIG IP核,設計者可以用它來直接生成 DDR3 控制器設計模塊,並通過 MIG 的 GUI 圖形界面完成相關配置。 首先,建立ISE工程 ...

Thu Jul 07 03:49:00 CST 2016 1 17030
DDR3調試筆記

最近針對黑金的光纖開發板上的DDR3進行了代碼學習及板級調試。該模塊功能流程已經搞清楚,以后針對DDR3的控制模塊可以直接修改調用了,哦也! 有幾個需要注意的細節列舉如下: (1)整個DDR3控制模塊的架構要清楚,方便以后使用(數據的產生源和消耗源); 首先說明整個DDR3的工程模塊 ...

Mon Sep 18 05:39:00 CST 2017 4 3244
DDR3布線設計要點總結

DDR3的設計有着嚴格等長要求,歸結起來分為兩類(以64位的DDR3為例): 數據 (DQ,DQS,DQM):組內等長,誤差控制在20MIL以內,組間不需要考慮等長;地址、控制、時鍾信號:地址、控制信號以時鍾作參考,誤差控制在100MIL以內,Address、Control與CLK歸為一組 ...

Fri May 19 22:57:00 CST 2017 0 4478
ddr3調試經驗分享(二)——KC705上的ddr3初始化不成功

  最近在玩KC705上的ddr3.開始信誓旦旦的說要自己寫controller。   於是開始讀datasheet,在鎂光的官網上弄了一個ddr3 的module的仿真模型,仿真讀寫有效的之后就屁顛屁顛的跑的群里問大家這個clock怎么匹配。然后才知道有PHY這個東西,不用PHY就玩ddr ...

Wed Apr 05 20:03:00 CST 2017 1 1930
DDR3和eMMC區別

DDR3內存條和eMMC存儲器區別: 1. 存儲性質不同;2. 存儲容量不同;3. 運行速度不同;4. 用途不同。 具體區別如下: 1、存儲性質不同:eMMC是非易失性存儲器,不論在通電或斷電狀態下,數據都是可以存儲的,而DDR3 ...

Fri Jun 15 19:40:00 CST 2018 0 9981
FPGA設計之——DDR3

一、硬件設計   1、DDR3顆粒一側,控制線、地址線線序不能交換;   2、DDR3顆粒一側,數據線可隨意交換;   3、FPGA一側,控制線、地址線、數據線均有專用引腳,需全部按要求連接。   這樣一是為了硬件布線能通,二是保證了FPGA分配引腳時不會亂,按照專用引腳規定的分配即可 ...

Thu Dec 30 18:34:00 CST 2021 0 1213
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM