原文:基於FPGA的74ls148設計

ls 簡介 ls 是 線 線優先編碼器,將 條數據線 進行 線 二進制 八進制 優先編碼,即對最高位數據線進行譯碼。利用選通端 EI 和輸出選通端 EO 可進行八進制擴展。 ls 管腳圖和邏輯圖 管腳介紹 編碼輸入端 低電平有效 EI 選通輸入端 低電平有效 A A A 三位二進制編碼輸出信號即編碼輸出端 低電平有效 GS 片優先編碼輸出端即寬展端 低電平有效 EO 選通輸出端,即使能輸出端 l ...

2021-10-05 11:15 0 163 推薦指數:

查看詳情

利用74ls148組成16線-4線優先編碼器

原本是要用優先編碼器器CD4532來進行設計,它的邏輯也比較符合我的習慣,但是設計好后,發現仿真軟件中沒有這芯片,所以又采用了74ls148這個芯片來進行設計。但是其實區別不是很大,這兩個芯片都是8線-3線優先編碼器,但是他們的邏輯是相反的。 先說下,我在這次 ...

Sun Jul 19 19:48:00 CST 2020 0 4196
用3-8線譯碼器74LS138、D觸發器74LS74設計汽車尾燈控制電路

用3-8線譯碼器74LS138、D觸發器74LS74設計汽車尾燈控制電路, 要求: 假設汽車尾部左右各有3個指示燈(用發光二極管模擬), a汽車正常運行時指示燈全滅; b右轉彎時,右側3個指示燈按右循環順序點亮; c左轉彎時左側3個指示燈按左循環順序點亮; d臨時剎車所有指示燈同時閃爍 ...

Sat Nov 09 19:47:00 CST 2019 0 417
74LS194環形計數器循環一個1/0自啟動真值表設計

本文為原創文章,轉載請注明出處!!! #clayyjh#博客園# #https://www.cnblogs.com/clayyjh/p/13445627.html# 1. 74LS194的功能表 2. 實現如下圖所示的具有4個有效狀態循環一個0的計數器 ...

Thu Aug 06 20:55:00 CST 2020 0 2824
Multisim-74LS08\74LS02\74LS86邏輯功能仿真實驗

一. 實驗目的 了解TTL門電路的外觀封裝、引腳分布和使用方法。 掌握數字電路試驗台、萬用表和示波器的使用方法。 掌握TTL與門、或非門和異或門的邏輯功能。 認識門電路對信號的控制作用。 二.實驗內容 1.原始數據 表1 74LS08的測試 ...

Tue May 26 07:50:00 CST 2020 0 2932
用Verilog寫一個74LS160

5-10 用Verilog設計一個功能類似74ls160的計數器。 (1)解題思路 設計一個74ls160,需要知道它的功能表,以及原理圖 (2)核心模塊代碼 module fidv1 (rd,clk,et,load,datain,dataout,cout,ep ...

Sat May 11 05:40:00 CST 2019 0 939
74HC/LS/HCT/F系列芯片的區別

1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT輸入輸出與LS兼容,但是功耗低;F是高速肖特基電路;2、 LS是TTL電平,HC是COMS電平。3、 LS輸入開路為高電平,HC輸入不允許開路, hc 一般都要求有上下拉電阻來確定輸入端無效時的電平。LS卻沒有這個要求 ...

Thu Apr 29 21:39:00 CST 2021 0 282
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM