一. 實驗目的
- 了解TTL門電路的外觀封裝、引腳分布和使用方法。
- 掌握數字電路試驗台、萬用表和示波器的使用方法。
- 掌握TTL與門、或非門和異或門的邏輯功能。
- 認識門電路對信號的控制作用。
二.實驗內容
1.原始數據
表1 74LS08的測試表格
輸入端 |
輸出端 |
|
K1 |
K2 |
L1 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
1 |
表2 74LS02的測試表格
輸入端 |
輸出端 |
|
K1 |
K2 |
L1 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
表3 74LS86的測試表格
輸入端 |
輸出端 |
|
K1 |
K2 |
L1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
2.整理分析實驗數據,總結各基本門的邏輯功能
1)74LS08的邏輯功能:當A、B均為高電平時,Y為高電平“1”;A、B中有一個為低電平或二者均為低電平時,Y為低電平“0”
2)74LS02的邏輯功能:當A、B均為低電平時,Y為高電平“1”;A、B中有一個為高電平或二者均為高電平時,Y為低電平“0”
3)74LS86的邏輯功能:當A、B電平狀態不同時,Y為高電平“1”;當A、B電平狀態相同時,Y為低電平“0”
3.思考題
(1)與門什么情況下輸出高電平?什么情況下輸出低電平?與門不用的輸入端應如何處理?
答:輸入全為1的時候,輸出才為1;輸入有0時,輸出則為0。
與非門中不用的輸入端最好是接高電平。
(2)或非門在什么情況下輸出高電平?什么情況下輸出低電平?或非門不用的輸入端應如何處理?
答:只要有一個輸入是 1 ,輸出就為 0 ;輸入全為 0 ,輸出才為 1
接地.或非門輸出端常態為高電平1.只要有一個高電平1,則輸出為低電平0.所以多余的輸入端接地置為0.不會影響其邏輯功能.
(3)如果與非門的一個輸入端接連續時鍾脈沖,那么:1其余輸入端是什么狀態時,允許脈沖通過?脈沖通過時,輸出端波形與輸入端波形有何差別?2其余輸入端是什么狀態時,不允許脈沖通過?這種情況下與非門輸出是什么狀態?
答:其余輸入端為高電平,允許脈沖通過。輸出端波形。與輸入端波形相位相反。
其余輸出端為低電平。不允許脈沖通過。這種情況下,與非門輸出為高電平。輸出波形為一條直線。與非門為關閉狀態。
4、仿真效果
1)74LS08
2)74LS02
3)74LS86