原文:【實戰經驗】--Xilinx--IPcore--MCB(DDR3)運用

.背景與介紹 在導師安排的新的任務中,用到了一塊 G大小的DDR MT K M JT 。本打算像之前用SDRAM一樣自己寫初始化,讀寫模塊,但是師兄跟我說可以用Xilinx自帶的MCB來進行控制,會方便很多,於是自己在網上找了一些資料,摸索了一番,然后在實際運用后,寫下了這篇隨筆。 我們先看MCB內部結構圖,重點關注兩個部分User Logic 與PHY。 PHY是外部IO接口,也就是和DDR ...

2019-07-25 21:11 0 414 推薦指數:

查看詳情

實戰經驗】--Xilinx--IPCore--FIFO

2019.12.10補充   結論:先寫進的數據在獨處時位於高位,后寫入的數據在低位,且排序單位為Byte,即先后寫入0X01,0X02,讀出后也為0x010x02,此外,在寫入 ...

Tue Jun 04 01:24:00 CST 2019 0 713
實戰經驗】--Xilinx--IPcore--PLL生成

用途:   PLL用於產生自己想要的時鍾,可以倍頻有可以分頻,通常倍頻。 生成:   1.打開ISE—— Project —— New source,選擇IP(CORE Generator &a ...

Fri Jul 26 04:05:00 CST 2019 0 425
實戰經驗】--Xilinx--Chipscope使用

1)在工程右鍵點擊New Source 新建Chioscope,在File name 填寫名稱; 2)新建完成后,工程里會出現你建立的chipscope文件(如下圖chip_ddr3.cdc)雙擊打開; 3)這里直接點擊NEXT; 4)添加觸發端口數量(Number ...

Fri Jul 26 01:54:00 CST 2019 0 385
Xilinx 7 Series DDR3 存儲接口學習

目錄:   一、環境說明   二、配置DDR3 IP核 備注:參考博文DDR3(1):IP核調取 - 咸魚FPGA - 博客園 (cnblogs.com) 一、環境說明 軟件:VIVADO 2018.3 硬件:ARTIX-7 前提:新建工程 二、配置 ...

Fri Jul 02 22:47:00 CST 2021 0 210
敏捷開發的實戰經驗

網易有道筆記負責人 蔣煒航談敏捷開發的實戰經驗:什么時候適合使用“敏捷開發”呢?我們的經驗是需要兩點:一、團隊有三名或以上的研發工程師;二、團隊內有一名合適的Scrum Master。   有道雲筆記團隊成立於從2010年,從成立伊始我們就一直積極地在實踐中嘗試Scrum(敏捷 ...

Fri Sep 03 18:15:00 CST 2021 0 114
Xilinx 7系列例化MIG IP core DDR3讀寫

昨晚找了一下,發現DDR3讀寫在工程上多是通過例化MIG,調用生成IPcore的HDL Functional Model。我說嘛,自己哪能寫出那么繁瑣的,不過DDR讀寫數據可以用到狀態機,后期再添磚加瓦吧,當下先對比一下網上找的一段程序和自己例化后的程序。 另外,仿真了十余分鍾,最后 ...

Wed Nov 22 22:43:00 CST 2017 0 1290
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM