前面講解了門級功耗的優化方法,包括靜動態和總體的功耗。現在來記錄一下門級層次(有點書也說是在系統級)常用的一種低功耗方法——電源門控。 ①電源門控概述與原理 電源門控是指芯片中某個區域的供電電源被關掉,即該區域內的邏輯電路的供電電源斷開。電源門控(Power Gating)的設計如下圖 ...
三 門級電路低功耗設計優化 門級電路的功耗優化綜述 門級電路的功耗優化 Gate Level Power Optimization,簡稱GLPO 是從已經映射的門級網表開始,對設計進行功耗的優化以滿足功耗的約束,同時設計保持其性能,即滿足設計規則和時序的要求。功耗優化前的設計是已經映射到工藝庫的電路,如下圖所示: 門級電路的功耗優化包括了設計總功耗,動態功耗以及漏電功耗的優化。對設計做優化時,優化 ...
2017-05-28 14:34 0 6126 推薦指數:
前面講解了門級功耗的優化方法,包括靜動態和總體的功耗。現在來記錄一下門級層次(有點書也說是在系統級)常用的一種低功耗方法——電源門控。 ①電源門控概述與原理 電源門控是指芯片中某個區域的供電電源被關掉,即該區域內的邏輯電路的供電電源斷開。電源門控(Power Gating)的設計如下圖 ...
前面學習了進行低功耗的目的個功耗的構成,今天就來分享一下功耗的分析。由於是面向數字IC前端設計的學習,所以這里的功耗分析是基於DC中的power compiler工具;更精確的功耗分析可以采用PT,關於PT的功耗分析可以查閱其他資料,這里不涉及使用PT的進行功耗分析。 (1)功耗分析 ...
上去。當然,這里的低功耗設計基本上是入門階段,也就是大部分從理論角度進行闡述,你也可以說是從書本上說的,但是 ...
二、RTL級低功耗設計 前面介紹了系統級的低功耗設計,換句話說就是在系統級降低功耗可以考慮的方面。系統級的低功耗設計,主要是由系統級設計、具有豐富經驗的人員實現,雖然還輪不到我們設計,我們了解一下還是比較好的。我們前端設計人員的重點不在系統級設計上面,而是在RTL級(及綜合)上面。下面 ...
前面學習了從系統級到門級的低功耗設計,現在簡單地了解了一下物理級設計。由於物理級的低功耗設計與后端有關了,這里就不詳細學習了。這里主要是學習了一些基本原則,在物理級,進行低功耗設計的基本原則是: ·對於設計中翻轉活動很頻繁的節點,采用低電容的金屬層進行布線 ...
前面講解了使用EDA工具(主要是power compiler)進行功耗分析的流程,這里我們將介紹在數字IC中進行低功耗設計的方法,同時也結合EDA工具(主要是Design Compiler)如何實現。我們的講解的低功耗設計主要是自頂向下的設計,也就是說,我們首先介紹在系統架構層面上如何進 ...
二、RTL級低功耗設計(續) 前面一篇博文我記錄了操作數隔離等低功耗設計,這里就主要介紹一下使用門控時鍾進行低功耗設計。 (4)門控時鍾 門控時鍾在我的第一篇博客中有簡單的描述,這里就進行比較詳細的描述吧。我們主要學習門控時鍾電路是什么、什么使用門控時鍾、綜合庫里的門控時鍾 ...
轉載:https://www.cnblogs.com/IClearner/p/6893645.html 下面我們就來聊聊低功耗設計吧,由於文章比較長,因此我就不一次性發完,我整理之后再發上去。當然,這里的低功耗設計基本上是入門階段,也就是大部分從理論角度進行闡述,你也可以說是從書 ...