MIPI
MIPI是差分串行傳輸,速度快,抗干擾。目前分為D/C/M PHY三類。主流手機模組現在是使用MIPI_ DPHY或CPHY傳輸:
DPHY傳輸時使用4對差分信號傳輸圖像數據和一對差分時鍾信號。
CPHY使用3組每組3根單端信號傳輸數據,每根單端信號能表達3個邏輯電平,相比數據傳輸率更高,使用引腳數更少。
MIPI是LVDS低壓差分串口,只需要要CLKP/N、DATAP/N——最大支持4-lane,一般2-lane可以搞定。MIPI接口比DVP的接口信號線少,由於是低壓差分信號,產生的干擾小,抗干擾能力也強。
MIPI攝像頭有三個電源:
VDDIO(IO電源)
AVDD(模擬電源)
DVDD(內核數字電源)
不同sensor的攝像頭供電不同,AVDD有2.8V或3.3V的;DVDD一般使用1.5V或更高,不同廠家的設計不同,1.5V可能由sensor提供或外部供給,可以使用外部供電則建議使用外部供,電壓需大於內部的DVDD;VDDIO電壓應與MIPI信號線的電平一致,若信號線是2.8V電平,則VDDIO也應供2.8V,有些sensor也可以不供VDDIO,由內部提供。
MIPI的camera接口叫 CSI,MIPI的display接口叫DSI。
500W還可以勉強用DVP,800W及以上都采用MIPI接口。
DVP
DVP是並口傳輸,速度較慢,傳輸的帶寬低,使用需要:
引腳 描述
PCLK sensor輸出時鍾
MCLK(XCLK) 外部時鍾輸入
VSYNC 幀同步信號
HSYNC 行同步信號
D[0:11] 並口數據 可以是8/10/12bit數據位數大小。
常見的OV2640 200萬像素的攝像頭使用的就是DVP接口。
引腳 描述 引腳 描述
1 NC 13 MCLK
2 AGND 14 Y8
3 SDA 15 DGND
4 AVDD (Analog 3.3V) 16 Y7
5 SCL 17 PCLK
6 RESET 18 Y6
7 VSYNC 19 Y2
8 PWDN 20 Y5
9 HREF 21 Y3
10 DVDD (Core 1.2V) 22 Y4
11 DOVDD (I/O 2.8V) 23 Y1
12 Y9 24 Y0
DVP攝像頭電源和MIPI一樣。這里再補充各信號腳定義:
PCLK:像素點同步時鍾信號,每個PCLK對應一個像素點,可以為48MHz;對於時鍾信號,一般做包地處理,減少對其他信號的干擾,還需要在源端加電阻和電容,減少過沖和振鈴,從而減少對其他信號的干擾。
MCLK(XCLK):外部時鍾輸入,可由主控或晶振提供,由sensor規格書確定,可以為24MHZ;
VSYNC:幀同步信號,一幀一個信號,頻率為幾十Hz(30Hz)
HSYNC:行同步信號(頻率為幾十KHz)
例如:分別率 320×240的屏,每一行需要輸入320個脈沖來依次移位、鎖存這一行的數據,然后來個HSYNC 脈沖換一行;這樣依次輸入240行之后換行同時來個VSYNC脈沖把行計數器清零,又重新從第一行開始刷新顯示。
————————————————
版權聲明:本文為CSDN博主「liefyuan」的原創文章,遵循CC 4.0 BY-SA版權協議,轉載請附上原文出處鏈接及本聲明。
原文鏈接:https://blog.csdn.net/qq_28877125/article/details/112737362
