本文從本人的163博客搬遷至此。
引用了http://blog.sina.com.cn/s/blog_9424755f0101rhrh.html
Verilog HDL中常采用數組方式來對存儲器進行建模,其使用方式如下:
reg [ msb: 1sb] memory1 [ upper1: lower1],
memory2 [upper2: lower2],. . . ;
例如:
reg [0:3 ] MyMem [0:63]
//MyMem為64個4位寄存器的數組。
reg Bog [1:5]
//Bog為5個1位寄存器的數組。
MyMem和Bog都是存儲器。數組的維數不能大於2。注意存儲器屬於寄存器數組類型。線網數據類型沒有相應的存儲器類型。
單個寄存器說明既能夠用於說明寄存器類型,也可以用於說明存儲器類型。
parameter ADDR_SIZE = 16 , WORD_SIZE = 8;
reg [1: WORD_SIZE] RamPar [ ADDR_SIZE-1 : 0], DataReg;
RamPar是存儲器,是16個8位寄存器數組,而DataReg是8位寄存器。
在賦值語句中需要注意如下區別:存儲器賦值不能在一條賦值語句中完成,但是寄存器可以。因此在存儲器被賦值時,需要定義一個索引。下例說明它們之間的不同。
reg [1:5] Dig; //Dig為5位寄存器。
. . .
Dig = 5'b11011;
上述賦值都是正確的, 但下述賦值不正確:
reg BOg[1:5]; //Bog為5個1位寄存器的存儲器。
. . .
Bog = 5'b11011;
有一種存儲器賦值的方法是分別對存儲器中的每個字賦值。例如:
reg [0:3] Xrom [1:4]
. . .
Xrom[1] = 4'hA;
Xrom[2] = 4'h8;
Xrom[3] = 4'hF;
Xrom[4] = 4'h2;
為存儲器賦值的另一種方法是使用系統任務:
1) $readmemb (加載二進制值)
2) $readmemb (加載十六進制值)
這些系統任務從指定的文本文件中讀取數據並加載到存儲器。文本文件必須包含相應的二進制或者十六進制數。例如:
reg [1:4] RomB [7:1] ;
$ readmemb ("ram.patt", RomB);
Romb是存儲器。文件“ram.patt”必須包含二進制值。文件也可以包含空白空間和注釋。下面是文件中可能內容的實例。
1101
1110
1000
0111
0000
1001
0011
系統任務$readmemb促使從索引7即Romb最左邊的字索引,開始讀取值。如果只加載存儲器的一部分,值域可以在$readmemb方法中顯式定義。例如:
$readmemb ("ram.patt", RomB, 5, 3);
在這種情況下只有Romb[5],Romb[4]和Romb[3]這些字從文件頭開始被讀取。被讀取的值為1101、1100和1000。
文件可以包含顯式的地址形式。
@hex_address value
如下實例:
@5 11001
@2 11010