過壓保護電路學習


參考:http://www.360doc.com/content/18/0110/11/21923670_720732097.shtml

 

參考:

直流過壓保護電路

 

S8550:VCE -0.6V

VGS(th):-0.7 -1 -1.3 V,Pmos管導通條件為:vgs<VGS(th) 

當輸入電壓小於5.6V時,三極管截止,VG=10/(220+10)*輸入 【0~0.24V】vgs電壓范圍【-5.36 0】

當輸入電壓大於5.6V時,三極管導通,VCE=-0.6V,即vgs=-0.6V,Pmos管斷開

 

 S8550手冊:https://pdf1.alldatasheet.com/datasheet-pdf/view/33775/WINGS/S8550.html

 

 

 AO3401:https://pdf1.alldatasheet.com/datasheet-pdf/view/136085/AOSMD/AO3401.html

 

 

 

 

 參考:PMOS管經典開關電路-PMOS開關典型電路工作原理及分析-KIA MOS管

 

PMOS過壓保護電路

 

目前實驗電路如下:

 

 

實驗結果為:輸入5V-50V,輸出在PMOS管漏級未上拉或下拉直接輸出時,幾乎等於輸入,未體現到輸入12V過壓保護功能,若漏級輸出接上拉電源或下拉到地,則在輸入>12V時,輸出與上拉或下拉的電位有關。

疑問:

1、實際用在電源輸入的時候,PMOS管漏級接下拉電阻對接到地可否?

2、為何PMOS管漏級未上拉或下拉直接輸出時,按說PMOS管已經斷開,為何還有電壓?

3、怎么判斷PMOS管已經關斷?

 


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM