了解到實際上數字邏輯電路的與門或門非門的基本組成單元有三種,分別是互補型的CMOS邏輯、TTL邏輯以及傳輸門邏輯三種,其中互補型的CMOS邏輯因其功耗低,工藝集成度高,組合邏輯實現簡單以及能夠根據簡單規則自動生成任意的復雜邏輯門,在自動化上有極大的優勢,而得到了廣泛的使用。
CMOS的原則,所有“與邏輯”=NMOS串聯,“或邏輯”=NMOS並聯,PMOS相反互補,將生成的NMOS與PMOS互補,即將兩種情況下的輸出節點連在一起,在加反向器即可實現。
進行設計是需要注意的典型缺陷:PMOS與NMOS不平衡導致的上拉通路與下拉通路驅動能力不對稱,大的復雜邏輯需要分割成小的邏輯實現,負責會出現,上了或者下拉通路太長,驅動能力不足的問題。
半加器——一位全加器——多位全加器
半加器指的是輸入A,B,輸出S,C,也就是說沒有進位輸入信號
全加器:帶進位輸入和輸出的加法器,一位全加器三個輸入分別是,兩個加數和一個進位輸入,輸出為和以及向高位進位D
根據真值表得到輸出表達式,然后構建對應的數字電路即可
https://www.jianshu.com/p/33f866fa822b講的非常全面,加法器的設計。
那么多位全加器的實現就是在一位全加器的基礎上進行級聯來實現。