花费 18 ms
FPGA控制RGMII接口PHY芯片基础

一、前言   网络通信中的PHY芯片接口种类有很多,之前接触过GMII接口的PHY芯片RTL8211EG。但GMII接口数量较多,本文使用RGMII接口的88E1512搭建网络通信系统。这类接口总线 ...

Mon May 13 19:20:00 CST 2019 0 6675
VIVADO时序约束及STA基础

一、前言   无论是FPGA应用开发还是数字IC设计,时序约束和静态时序分析(STA)都是十分重要的设计环节。在FPGA设计中,可以在综合后和实现后进行STA来查看设计是否能满足时序上的要求。本文阐 ...

Fri Apr 05 18:29:00 CST 2019 0 6075
FPGA+ADV7511实现HDMI显示

一、前言   目前FPGA成为了视频图像实时处理的主要平台。显示作为图像应用设备的必要功能,对整体系统处理效果非常关键。HDMI是现阶段主流的显示接口,本文基于ADV7511芯片的HDMI显示系统, ...

Tue May 14 22:41:00 CST 2019 2 2160
自定义AXI总线形式SPI接口IP核,点亮OLED

一、前言   最近花费很多精力在算法仿真和实现上,外设接口的调试略有生疏。本文以FPGA控制OLED中的SPI接口为例,重新夯实下基础。重点内容为SPI时序的RTL设计以及AXI-Lite总线分析。 ...

Tue Feb 05 19:58:00 CST 2019 0 1784
FIFO深度计算

  本文设计思想采用明德扬至简设计法。在使用FPGA设计系统时,常需要利用FIFO进行数据缓存保证数据不丢失,因此计算FIFO深度是至关重要的。FIFO的深度主要取决于“最恶劣”的情况,以下对于两种最 ...

Mon Sep 24 23:56:00 CST 2018 0 2139
明德扬网络班培训体会

  在刚上研究生时,我对FPGA产生了浓厚的兴趣。但随着自学慢慢发现,FPGA的设计思想与软件截然不同,自己在学习过程中走了很多弯路,浪费了不少时间也没有很大进展。   这时非常想找个技术大牛带路, ...

Fri Jun 22 17:09:00 CST 2018 1 1197
【原创】建立与保持时间裕量详细分析

  笔者这段时间在找工作中发现,关于时序分析的基础概念,时序关系表达式及时序违例计算几乎是每个IC/FPGA岗位笔试面试的必考内容。就此,从建立保持时间裕量出发,夯实基础。本文主要是对之前转载博客【时 ...

Wed Sep 19 20:41:00 CST 2018 0 1024

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM