花费 38 ms
数据帧CRC32校验算法实现

  本文设计思想采用明德扬至简设计法。由于本人项目需要进行光纤数据传输,为了保证通信质量要对数据进行校验。在校验算法中,最简单最成熟的非CRC校验莫属了。   得出一个数的CRC校验码还是比较简单的 ...

Sat Oct 28 03:53:00 CST 2017 3 13333
VIVADO时序约束及STA基础

一、前言   无论是FPGA应用开发还是数字IC设计,时序约束和静态时序分析(STA)都是十分重要的设计环节。在FPGA设计中,可以在综合后和实现后进行STA来查看设计是否能满足时序上的要求。本文阐 ...

Fri Apr 05 18:29:00 CST 2019 0 6075
FPGA高速ADC接口实战——250MSPS采样率ADC9481

一、前言   最近忙于硕士毕业设计和论文,没有太多时间编写博客,现总结下之前在某个项目中用到的一个高速ADC接口设计部分。ADC这一器件经常用于无线通信、传感、测试测量等领域。目前数字系统对高速数据 ...

Wed Apr 03 20:50:00 CST 2019 0 5279
浅析Xilinx 三速以太网MAC IP核(仿真篇)

  之前在使用Altera的三速以太网MAC IP的基础上,完成了UDP协议数据传输。此次为了将设计移植到xilinx FPGA上,需要用到xilinx的三速以太网MAC IP核,当然也可以自己用HD ...

Sun Feb 18 19:51:00 CST 2018 6 8951
MIG IP控制DDR3读写测试

  本文设计思想采用明德扬至简设计法。在高速信号处理场合下,很短时间内就要缓存大量的数据,这时片内存储资源已经远远不够了。DDR SDRAM因其极高的性价比几乎是每一款中高档FPGA开发板的首选外部存 ...

Fri Jan 05 23:07:00 CST 2018 1 8499
串口完整项目之串口收发字符串

  本篇博文设计思想及代码规范均借鉴明德扬至简设计法,加上些自己的理解和灵活应用,希望对自己和大家都有所帮助。核心要素依然是计数器和状态标志位逻辑相配合的设计方式。在最简单的串口收发一字节数据功能基础 ...

Fri Aug 04 00:18:00 CST 2017 0 7873
串口发送模块——1字节数据发送

  设计思想与代码规范均借鉴明德扬至简设计法,有不足之处希望大家多提建议,真正做到至简设计。本篇着重提出FPGA通用设计思想,以计数器为核心的代码规范以及VIVADO debug操作流程。   此次 ...

Thu Jul 20 03:08:00 CST 2017 4 6861
状态机设计——从简单的按键消抖开始

  目前笔者正在接受明德扬FPGA网上培训班的培训,讲的内容非常适合新手,且以练习和互动答疑的教学模式让我学到了很多东西。由于是根据自身时间安排进度的,所以战线拉的比较长,发现做些设计总结非常重要,可 ...

Tue Jul 18 18:46:00 CST 2017 2 6532
FPGA驱动VGA显示静态图片

一 、前言   本文设计思想采用明德扬至简设计法。VGA是最常见的视频显示接口,时序也较为简单。本文从利用显示屏通过VGA方式显示测试图案及静态图片着手带大家接触图像显示应用,算是为后续VGA显示摄 ...

Mon Sep 03 06:00:00 CST 2018 0 4047

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM