1、下面关于状态机描述错误的是(B)
A、计数器可以用状态机来描述;
B、加法器可以用状态机来描述;
C、状态机分为Mealy和Moore;
D、状态机的状态个数可以和触发器个数一样多;
2、电容器接到交流电源的两端时,下列说法不正确的是(C)
A.电路中有了电流,表现为交流“通过”了电容器
B. 实际上是电容器交替进行了充电和放电
C. 实际上自由电荷通过了两板级间的绝缘材质
D.实际上自由电荷没有通过两级间的绝缘材质
3、中断是处理器能完成并行性,实时操作的一种重要手段,请选出如下有关中断的正确描述?(A)
A:以上表述都不对
B:中断的响应过程中,保护程序计数器的作用是cpu能找到中断处理程序的入口地址。
C:cpu在响应中断期间,原来的程序依然可以执行
D:中断响应中,断点保护,现场保护由用户编程完成
4、Uart协议和SPI协议的区别(这个是有点错误还是不要看了)
(1)SPI总线由3条信号线组成:串行时钟(sclk),串行数据输出(SDO)、SPI总线可实现多个SPI设备互相连接。提供SPI串行时钟的SPI设备为SPI主机或主设备,其他设备为SPI从机或从设备。往从设备间可以实现全双工通信,当多个从设备时,还可以增加一条从设备选择线。
(2)如果用通用IO口模拟SPI总线,必须要有一个输出口,一个输入口,另一个口则视实现的设备类型而定,如果要实现主从设备,则需输入输出口,若只实现从设备,则只需输入口即可。
(3)IIC总线是双向、两线(SCL、SDA),串行、多主控接口标准,具有总线仲裁机制,非常适合在器件之间进行近距离、非经常性的数据通信。在他的协议体系中,传输数据时,都会带上目的设备的设备地址,因此可实现设备组网。
(4)如果用通用IO口模拟I2C总线,并实现双向传输,则需要一个输入输出口(SDA),另外还需一个输出口(SCL)。
(5)UART总线是异步串口,因此一般比前两种同步串口的结构要复杂的多,一般由波特率产生器、UART发送器组成,硬件上由两根线,一根用于发送,一根用于接收。
(6)显然如果用通用IO口模拟UART总线,则需要一个输入口,一个输出口。
明显可以看出,SPI和UART可以实现全双工,但IIC不行。
牛人总结:IIC的线相比于SPI更少,但是他比SPI和UART更加强大,但是技术上也更加麻烦些,因为IIC需要有双向IO口的支持,而且使用上拉电阻,我觉的抗干扰能力较弱,一般用于同一板卡上芯片之间的通信,较少用于远距离通信。SPI实现要简单一点,UART需要固定的波特率,也就是两位数据的间隔要相等,而SPI则无所谓,因为他是具有时钟的协议。
5、用万用表判断三极管的好坏,应将万用表置(B)档。
A、直流电压档
B、欧姆档
C、直流档
D、交流电压档
6、处理器系统总线包括(AEF)
A、控制总线
B、串行总线
C、内部总线
D、并行总线
E、数据总线
F、地址总线
7、MCU结构
它是由CPU系统、程序存储器、数据存储器、各种I/O端口、基本功能单元组成。
8、信号的3dB带宽的意义是什么?
3db带宽通常指功率谱密度的最高点下降到1/2时界定的频率范围。
9、数字信号上冲或者下冲产生的原因不包括()
A、电感量过大 B、大电流驱动 C、传输线过长 D、阻抗不匹配
10、一个两级放大电路,第一级增益为2db,第二级增益为5db,该电路的总增益为(D)
A、3 B、10 C、5 D、7
解析:总增益应该是两级增益想乘,但分贝是对数运算,所以乘法变成加法,总增益为2+5=7。
11、关于CPU的处理过程
CPU的工作分为 5 个阶段:取指令阶段、指令译码阶段、执行指令阶段、访存取数和结果写回。取指令,译码指令,执行指令,访存取数,结果写回
1、取指令(IF,instruction fetch),即将一条指令从主存储器中取到指令寄存器的过程。
2、指令译码阶段(ID,instruction decode),取出指令后,指令译码器按照预定的指令格式,对取回的指令进行拆分和解释,识别区分出不同的指令类 别以及各种获取操作数的方法。
3、执行指令阶段(EX,execute),具体实现指令的功能。CPU的不同部分被连接起来,以执行所需的操作。
4、访存取数阶段(MEM,memory),根据指令需要访问主存、读取操作数,CPU得到操作数在主存中的地址,并从主存中读取该操作数用于运算。
5、结果写回阶段(WB,write back),作为最后一个阶段,结果写回阶段把执行指令阶段的运行结果数据“写回”到某种存储形式。
12、上拉电阻用途:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须加上拉电阻,以提高输出的高电平值。
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
13、上拉电阻阻值的选择原则包括哪些?
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。
4、OC门电路必须加上拉电阻,以提高输出的高电平值。
5、OC门电路要输出“1”时才需要加上拉电阻不加根本就没有高电平,有时我们用OC门作驱动(例如控制一个 LED)灌电流工作时就可以不加上拉电阻总之加上拉电阻能够提高驱动能力。
14、MOORE 与 MEELEY状态机的特征?
Moore 状态机的输出仅与当前状态值有关, 且只在时钟边沿到来时才会有状态变化。
Mealy 状态机的输出不仅与当前状态值有关, 而且与当前输入值有关。
15、写出4种复用方式?
(1)频分多路复用(FDMA)
(2)时分多路复用(TDMA)
(3)码分多路复用(CDMA)
(4)波分多路复用(WDMA)
16、基尔霍夫定理的内容
电流定律:在集总电路中,在任一瞬时,流向某一结点的电流之和恒等于由该结点流出的电流之和。
电压定律:在集总电路中,在任一瞬间,沿电路中的任一回路绕行一周,在该回路上电动势之和恒等于各电阻上的电压降之和。
17、描述反馈电路的概念,列举他们的应用。
- 反馈:在电路系统中把输出回路中的电量(电压或电流)输入到输入回路中去。
- 反馈的类型:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。
- 负反馈优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。
- 电压负反馈的特点:电路的输出电压趋向于维持恒定。
- 电流负反馈的特点:电路的输出电流趋向于维持恒定。
18、有源滤波器和无源滤波器的区别
- 无源滤波器:这种电路主要有无源元件R、L和C组成
- 有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。
集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。
19、什么叫做OTP片(OTP(一次性可编程))、掩膜片,两者的区别何在?
OTP与掩膜 OTP是一次性写入的单片机。过去认为一个单片机产品的成熟是以投产掩膜型单片机为标志的。由于掩膜需要一定的生产周期,而OTP型单片机价格不断下降,使得近年来直接使用OTP完成最终产品制造更为流行。它较之掩膜具有生产周期短、风险小的特点。近年来,OTP型单片机需量大幅度上扬,为适应这种需求许多单片机都采用了在系统编程技术(In System Programming)。未编程的OTP芯片可采用裸片Bonding技术或表面贴技术,先焊在印刷板上,然后通过单片机上引出的编程线、串行数据、时钟线等对单片机编程。解决了批量写OTP 芯片时容易出现的芯片与写入器接触不好的问题。使OTP的裸片得以广泛使用,降低了产品的成本。编程线与I/O线共用,不增加单片机的额外引脚。而一些生产厂商推出的单片机不再有掩膜型,全部为有ISP功能的OTP。
20、多谐振荡器有两个暂稳态(判断)
正确的,有0个稳态,两个暂稳态。
21、施密特触发器的作用是(模电)
(1)用于波形变换
(2)用于脉冲整形
(3)用于脉冲鉴幅
22、下图中,在反向器逻辑符号中间的滞回符号,表示这个器件有(B)输入。(模电)
A、延迟 B、施密特触发 C、比较 D、饱和
23、如图中给定的输入,输出波形是(C)。
A、正弦波
B、三角波
C、方波
解析:施密特触发器
使用CMOS反相器构成的施密特触发器
利用施密特触发器的正反馈作用可以将边沿变化缓慢的周期信号变换为边沿很陡的矩形脉冲信号。
24、列出5个常用的Unix命令,并简单解释?
ls 显示文件或目录
mkdir 创建目录
cd 切换目录
mv 移动或重命名
rm 删除文件
cat 查看文件内容
25、ADC转换过程包含以下哪几个步骤(ABCD)
A、保持
B、量化
C、编码
D、采样
26、一个深度为12位的ADC,其输入电压是2.8V,输出为0xFFF,当输出为0X86D时输入电压为(A)
A、1.5V
B、1.5V
C、1.5V
D、1.5V
27、在ADC电路中,采样频率fs和输入模拟信号的最高频率的关系(C)。
A、fs >=fmax
B、fs <=fmax
C、fs >=2fmax
D、fs <=2fmax
28、基于74161,采用置0法设计模值为12的计数器,则反馈状态是Q3Q2Q1Q0(C)
A、0100
B、1010
C、1011
D、1100
29、基于74161,基于清0法设计模值为6的计数器,则反馈状态Q3Q2Q1Q0是(C)
A、0100
B、0101
C、0110
D、1010
30、 一个Cache,容量为512KB,Cache块大小为64B,8路组相连。请问用于索引Cache Set的index有____位?
答:10位。