原文:Vivado 報錯:[Place 30-574] Poor placement for routing between an IO pin and BUFG.

一 報錯內容 二 報錯原因 簡單來說,是因為代碼里使用到了時鍾信號clk out,但是該信號不是來自FPGA板子上的晶振,而是來自外部輸入。這種情況下在綁定引腳的時候,如果把時鍾綁定到普通IO上就會報如上錯誤,此時就需要做特殊處理。 三 解決辦法 將時鍾信號clk out綁定到支持時鍾的引腳上。 我使用的是genesys 開發板,時鍾信號clk out由上一級電路從genesys 的FMC接口輸 ...

2021-04-05 09:26 0 1194 推薦指數:

查看詳情

Vivado Synth/Place Faild但是沒有給出error信息

最近遇到一個現象,以前可以編譯通過的工程,修改之后發現Synthesis編譯報錯,而且沒有給出error信息,以前也出現過無故place 失敗但是沒有給出error信息的現象,查看錯誤日志輸出文件,出現# # An unexpected error has occurred ...

Mon Jul 06 17:59:00 CST 2020 0 1057
LPC(Low Pin Count) 與SIO(Super IO

記錄bios學習的點點滴滴,雖然已經學了很長時間才發出來,但就當是溫故而知新吧,由於水平有限,難免存在錯誤,望指正,同時感謝CSDN提供的平台。 1、LPC 定義:​ Intel所定義的PC接口, ...

Mon Dec 11 18:38:00 CST 2017 0 3250
Vivado 常見報錯

1、[Synth 8-2543] port connections cannot be mixed ordered and named 說明例化時最后一個信號添加了一個逗號。 2、 ...

Thu Sep 29 00:11:00 CST 2016 0 12559
VIVADOIO管腳分配 IO PLANING

1.從原理圖導出管腳分配文件,這個適用於altera xilinx的管腳分配 2.對於DDR的管腳分配,我們可以在MIG IP配置時,直接在IP核配置中輸入管腳分配; 在這個界面中,如果事先有 ...

Thu Aug 23 23:12:00 CST 2018 0 7126
Akka(30): Http:High-Level-Api,Routing DSL

在上篇我們介紹了Akka-http Low-Level-Api。實際上這個Api提供了Server對進來的Http-requests進行處理及反應的自定義Flow或者轉換函數的接入界面。我們看看下 ...

Tue Oct 24 20:45:00 CST 2017 1 947
2022年Vivado HLS導出IP報錯

產生此錯誤的原因是當未指定IP核版本號的revision時,HLS自動將當前日期和時間作為revision,而在2022年,這個數字溢出了int的表示范圍。解決方法:在Export RTL對話框中選擇 ...

Tue Jan 11 18:01:00 CST 2022 0 742
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM