原文:以太網學習(三)——FPGA的MAC與PHY芯片之間的接口,以及RGMII接口時序

主要有SMII, MII, RMII, GMII, RGMII這幾種接口,其中SMII是串行的接口,引腳最少。 MII接口 通信速率 M M 百兆以太網的通信接口 ETH RXC:PHY側輸出給MAC的以太網的接受時鍾 ETH RXDV:PHY側輸出給MAC的接收有效信號 ETH RXER:PHY側輸出給MAC的接收錯誤信號 ETH RXD:PHY側輸出給MAC的 位接收數據 只有當ETH RXD ...

2021-09-16 21:16 0 377 推薦指數:

查看詳情

FPGA控制RGMII接口PHY芯片基礎

一、前言   網絡通信中的PHY芯片接口種類有很多,之前接觸過GMII接口PHY芯片RTL8211EG。但GMII接口數量較多,本文使用RGMII接口的88E1512搭建網絡通信系統。這類接口總線位寬小,可以降低電路成本,在實際項目中應用更廣泛。 二、從GMII過度到RGMII   先看 ...

Mon May 13 19:20:00 CST 2019 0 6675
以太網PHY 芯片之 MII/MDIO接口詳解

本文主要分析MII/RMII/SMII,以及GMII/RGMII/SGMII接口的信號定義,及相關知識,同時本文也對RJ-45接口進行了總結,分析了在10/100模式下和1000M模式下的設計方法。 MII接口提供了MACPHY之間PHY與STA(Station ...

Tue Jan 28 20:44:00 CST 2014 0 66002
以太網學習(二)——PHY芯片

PHY芯片的基本功能 PHY和RJ45接口之間的連接就是學習一中提到的千兆以太網RJ45接口的那4對差分模擬信號線。通過PHY芯片實現了差分信號對到數字信號的轉換,也就是圖中的RXD和TXD。 除此之外PHY芯片還提供了通信速率自協商,驅動通信指示LED燈等功能。 PHY芯片數據 ...

Sun Sep 12 00:17:00 CST 2021 0 494
以太網PHY接口總結

以太網PHYMAC之間一般有如下接口,具體的接口描述可以在PHY芯片數據手冊查看到: MII:參考:DP83640 Precision PHYTER™ - IEEE 1588 Precision Time Protocol Transceiver MDIO接口時序 ...

Wed May 20 19:41:00 CST 2020 0 2524
口掃盲三:以太網芯片MACPHY的關系

問:如何實現單片以太網微控制器? 答:訣竅是將微控制器、以太網媒體接入控制器(MAC)和物理接口收發器(PHY)整合進同一芯片,這樣能去掉許多外接元器件.這種方案可使MACPHY實現很好的匹配,同時還可減小引腳數、縮小芯片面積.單片以太網微控制器還降低了功耗,特別是在采用掉電模式的情況下 ...

Wed Jul 17 19:42:00 CST 2013 2 132116
口掃盲三:以太網芯片MACPHY的關系

問:如何實現單片以太網微控制器? 答:訣竅是將微控制器、以太網媒體接入控制器(MAC)和物理接口收發器(PHY)整合進同一芯片,這樣能去掉許多外接元器件。這種方案可使MACPHY實現很好的匹配,同時還可減少引腳數、縮小芯片面積,單片以太網微控制器還降低了功耗,特別是在采用掉電模式 ...

Thu Jun 14 01:55:00 CST 2018 0 2645
口掃盲三:以太網芯片MACPHY的關系

轉載:http://www.cnblogs.com/jason-lu/articles/3195473.html 問:如何實現單片以太網微控制器? 答:訣竅是將微控制器、以太網媒體接入控制器(MAC)和物理接口收發器(PHY)整合進同一芯片,這樣能去掉許多外接元器件.這種方案可使MAC ...

Sun Mar 02 05:42:00 CST 2014 0 13655
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM