原文:關於PCB布線中關鍵信號線包地處理

關於PCB布線中關鍵信號線包地處理 在PCB Layout中對於關鍵信號線兩邊是否地包,在平時做設計的時候經常看到有人糾結於包地這個問題。可能受到板子大小的限制,又聽說包地能讓信號屏蔽更好,於是在重要的時鍾線差分信號兩邊都盡量畫上兩條細細的地線。實際上這種做法不一定就對信號有好處,有時可能還會適得其反帶來更多問題。 包地主要的作用是為了減小串擾。那么除了包地以外還有什么方法能減小串擾呢 增加信號 ...

2021-03-02 09:49 0 463 推薦指數:

查看詳情

PCB設計的電源、地處理方法

1 電源、地線的處理  在PCB設計,電源和地線的處理是尤為重要的一步,也是PCB設計時重點考慮的問題。既使整個PCB板的布線完成得很好,但由於電源、 地線的考慮不周到而引起的干擾,將會使產品性能下降,甚至會影響到產品成功率。所以對電、 地線的布線要認真對待,把電、地線所產生的噪音干擾降到 ...

Tue Apr 02 21:55:00 CST 2019 0 939
simulink定義結構體信號線

在simulink,有需要用到Sfunction函數,Sfunction函數的輸入為結構體,就需要外部跟Sfunction函數的連線也為結構體,這樣就需要定義simulink中信號線也為結構體類型。 1.定義bus總線 1.在simulink界面,點擊view->model ...

Fri Aug 23 19:52:00 CST 2019 0 1158
PCB布線地線和電源布線規則

電源、 地線的布置考慮不周到而引起干擾,使產品的性能下降,嚴重時會降低產品的成功率。要把電源和地線處理好,將電源和地線所產生的噪音干擾降到最低限度,以保證產品的質量。一、電源和地線的布線規則1)芯片的電源引腳和地線引腳之間應進行去耦。去耦電容采用0.01uF的片式電容,應貼近芯片安裝,使去耦 ...

Fri Mar 02 22:13:00 CST 2018 0 1299
如何優雅地處理SIGTERM信號?

不中斷當前的執行,而是在一個單獨的線程處理signal,以便mainloop()有機會優雅地停止? ...

Mon Mar 25 19:09:00 CST 2019 0 808
PCB 布線,直角,差分線,蛇形

1、直角   直角走的一般標准是PCB布線要盡量避免的情況,也幾乎成為衡量布線好壞的標准之一。 直角走信號的影響主要體系那在下面三個方面   1、保教可以等效為傳輸是哪個的容性負載,減緩上升時間。   2、阻抗不連續會造成信號的反射。   3、直角尖端會產生EMI 如圖 ...

Mon Nov 20 23:27:00 CST 2017 0 2901
IIC總線SDA信號線的三態開漏模式的原理和實現

高阻態這是一個數字電路里常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣。 高阻態的意義:當門電路的輸出上拉管導通而下 ...

Tue Mar 24 01:28:00 CST 2020 0 1631
AD(Altium Designer)PCB布線的“格式刷”,助力快速布局布線

摘要:在AD(Altium Designer)進行電路板布線時,孔丙火(微信公眾號:孔丙火)經常會碰到電路中有相同功能的模塊,比如2路相同的RS485通信電路、多路相同繼電器輸出電路、多路相同的輸入電路等,如果每1路都單獨布局布線,費時間,且是重復勞動,有沒有像word那樣的“格式刷”功能 ...

Tue Aug 18 07:10:00 CST 2020 0 764
信號線上串聯電阻

如果是高速信號線上串小電阻,那就應該是終端阻抗匹配。如果是GPIO口上串了小電阻,很可能是抗小能量電壓脈沖的。簡單的例子:一個串口通訊的提示信號,當接上串口時,因為瞬間的插拔產生了一個很窄的電壓脈沖,如果這個脈沖直接打到GPIO口,很可能打壞芯片,但是串了一個小電阻,很容易把能力給消耗掉 ...

Tue Aug 20 23:48:00 CST 2019 0 401
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM