雙擊禁止區域 ...
.開關電源模塊的電感器件底下需避免走線 .其所在層需挖空銅皮處理 挖空至絲印位置 .電感附近如有走線,需要對信號線包地處理 放置 p 多邊型鋪銅挖空,之后就在想要挖空的地方畫就可以了,如果要多層就在層上選擇Multi Layer ...
2020-05-09 16:49 0 650 推薦指數:
雙擊禁止區域 ...
在PADS中,關於鋪銅的工具,有如下: 1)放置Cooper區和禁止Cooper區 2)放置Cooper Pool區和禁止Cooper Pool區 3)放置Plane Area和禁止Plane Area區 說明: Cooper區是完整並且填滿的鋪銅區,適合電源部分的整塊鋪銅 ...
在layout中,引腳與大面積的鋪銅完全連接容易造成過分散熱而產生虛焊以及避免因過分散熱而必須使用大功率焊接器,因此在大面積鋪銅時,對於接地引腳,我們經常使用熱焊盤。在AltiumDesigner 中,設置如下: Design --> rules --> Plane --> ...
如何讓 KiCad EDA 5.1 不顯示鋪銅 在畫板最后給 PCB 鋪地,鋪地結束后檢查然后發板出去打板。 板子回來焊接,調試時發現有問題,邊調邊改線路,打開 KiCad 一看滿屏的銅皮,怎么改呀? 然后按常規在右邊找有沒有隱藏銅皮的選項,有隱藏走線的,有隱藏孔的,有隱藏值的,有隱藏元件 ...
在PCB 界面 右鍵->preference進入如下所示界面 分別選擇如下圖所示的選項 1–>2->3->4 ...
AD 對指定名稱的鋪銅設置規則 在 Clearance 規則中用 InNamedPolygon('P1_BottomLayer') 在 Polygon Connect Style 中用 IsNamedPolygon('P1_BottomLayer') 兩個不一樣,並且也不能交換使用 ...
覆銅net為GND,器件焊盤的net也為GND時,焊盤與覆銅間距很小。修改常規約束規則無法改變它們倆之間的間距。 需要再setup..>constraints..>same net spacing中修改 找到shape選項,修改與覆銅的其他屬性之間的間距。 ...
http://www.mr-wu.cn/cadence-allegro-pcb-shape-display-problem-disable-opengl-mode/ ...