原文:基於FPGA的數字電壓表設計

...

2020-04-16 15:42 1 750 推薦指數:

查看詳情

自適應量程數字電壓表設計總結

1. 任務需求 量程:直流電壓0~20V 三檔:0~200mV,200mV~2V,2V~20V 精度:0.01,顯示穩定,無閃爍 誤差:0.2V擋位≤10%,2V和20V擋≤1% 2. 需求分析 直流電壓表(0~20V):利用數碼管,通過數字方式顯示測定直流電壓值 ...

Fri Oct 25 20:26:00 CST 2019 0 351
51單片機 | A/D轉換器實現數字電壓表實例

———————————————————————————————————————————— ADC0809 - - - - - - - - - - - - - - - - - - - - - - ...

Sun Jun 11 00:51:00 CST 2017 0 4500
數字電路基礎(三)TTL與非門輸入端接電壓表的示數

如下圖所示,當ui輸入低電平,電壓表示數為0.3v,當ui輸入高電平時,電壓表示數為1.4v,分析如下 當ui=0.3 此時VT1導通,電流都從輸入端流出,VT1的基極電位被鉗位在1.0v(Ub1=0.3v+0.7v),那么電壓表的示數就是1.0v-0.7v=0.3v。 當ui ...

Tue Apr 21 04:24:00 CST 2020 0 1168
基於FPGA數字秒表設計

硬件平台:DE2-115 軟件環境:Quartus II 15.1 采樣了較為簡單的計數方法,詳細代碼就不講解了,分為三個模塊,一個是計數模塊 count.v,一個是顯示模塊 disp ...

Sun Oct 06 07:02:00 CST 2019 2 706
基於FPGA數字跑表設計

設計數字跑表的主要功能有:1、具有顯示分、秒以及百分秒的秒表功能,2、具有暫停和復位功能 一、設計准備 輸入端口: 1)復位信號CLR,當CLR=1時輸出全部置0,當CLR=0時系統正常工作。 2)暫停信號PAUSE,當PAUSE=1時暫停計數,當PAUSE=0時正常計數 ...

Thu May 06 02:42:00 CST 2021 0 1435
基於FPGA數字時鍾的設計與實現

基於FPGA的Digital_clock的設計與實現 一、設計要求 1.正常顯示功能 四位數碼管顯示當前時間、日期以及鬧鍾時間。對於時間(當前時間、鬧鍾時間)來說,數碼管的前兩位顯示小時,后兩位顯示分鍾。對於日期的年份來說,使用四位數碼管進行顯示;對於日期的月份和日期來說,數碼管的前兩位顯示 ...

Thu Dec 09 00:51:00 CST 2021 0 963
數字設計FPGA應用學習筆記

數字設計FPGA應用學習筆記 第一章 FPGA基礎及電路設計 FPGA基礎及電路設計包含兩個方面的內容,一個是FPGA基礎及7系列FPGA基本原理,另外就是FPGA電路設計,FPG廣泛應用於軍事、醫療、工業、通信等領域,下面是兩款實驗板: FPGA基礎及7系列FPGA基本原理 ...

Thu May 10 04:25:00 CST 2018 1 1445
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM