原文:GE端口之SerDes和SGMII模式

在以太網交換機中,上聯GE端口通常可以配置為SerDes模式和SGMII模式兩種。 硬件連接 SerDes模式和SGMII模式在硬件連線上是完全兼容的,都是一對接收 發送差分信號。 SGMII模式另外有接收數據參考時鍾信號,如果MAC和PHY各自擁有獨立的參考時鍾,則可以忽略。 以BCM 芯片為例,SGMII模式下: SerDes模式下: 實際使用過程中,通過配置MAC相關寄存器,配置GE端口模式 ...

2020-01-03 14:21 0 2537 推薦指數:

查看詳情

012 GMII、SGMIISerDes的區別和聯系

一、GMII和SGMII的區別和聯系 GMII和SGMII區別,上一篇已經介紹了,這一篇重點介紹SGMIISerDes區別。 GMII和SGMII GMII 在MII接口基礎上提升了數據位寬和Clock頻率成為1000Mbps接口 RXD ...

Sat Aug 21 18:01:00 CST 2021 0 183
SERDES

FPGA發展到今天,SerDes(Serializer-Deserializer)基本上是標配了。從PCI到PCI Express, 從ATA到SATA,從並行ADC接口到JESD204, 從RIO到Serial RIO,…等等,都是在借助SerDes來提高性能。SerDes是非常復雜的數模混合 ...

Wed Dec 22 18:03:00 CST 2021 0 939
理解SerDes 之一

理解SerDes FPGA發展到今天,SerDes(Serializer-Deserializer)基本上是標配了。從PCI到PCI Express, 從ATA到SATA,從並行ADC接口到JESD204, 從RIO到Serial RIO,…等等,都是在借助SerDes來提高性能。SerDes ...

Wed Oct 07 04:46:00 CST 2015 0 2115
GMII,SGMII,SSGMII和

MII接口: RXD(Receive Data)[3:0]:數據接收信號,共4根信號線; TX_ER(Transmit Error): 發送數據錯誤提示信號,同步於TX_CLK,高電平有效 ...

Sat Mar 10 07:56:00 CST 2018 0 10701
SGMII調試及丟包問題

使用88E1514和FPGA連接做以太網通信,走的是LVDS接口 ip核使用:GMII轉SGMII的橋,使用了同步SGMII模式,需要提供一路125MHz的同步時鍾,並固定在1G模式。 ----------------------------------------------------------------------------------------------- ...

Fri Jun 12 02:01:00 CST 2020 0 713
什么是SerDes,serializer/deserializer?

序列化器與反序列化器(SerDes,serializer/deserializer)是一種進行串行數據和並行數據相互轉換的收發集成電路(IC)。發送器部分是一個串行到並行的轉換器,接收器部分是一個並行到串行的轉換器。多個SerDes接口常常裝在一個包裝里。    SerDes方便了串行數據流兩點 ...

Wed Nov 14 22:20:00 CST 2018 0 846
SerDes、RocketIO、GTX

1.SerDesserdes = serial and deserial,就是組串器與解串器,也就是通用的高速IO。 GTX,GTP,GTH等都是SERDES,只是速率不一樣,XILINX叫其不同的名字方便區分 GTX由:serdes+LVDS+PLL+8b/10b編解碼+繞解碼組成,不僅是 ...

Mon Apr 16 22:44:00 CST 2018 0 1116
MII、GMII、RMII、SGMII、XGMII

 MII即媒體獨立接口,也叫介質無關接口。它是IEEE-802.3定義的以太網行業標准。它包括一個數據接口,以及一個MAC和PHY之間的管理接口(圖1)。   數據接口包括分別用於發送器和接收器的兩 ...

Mon Nov 20 22:32:00 CST 2017 0 1980
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM