原文:基於FPGA的數字秒表設計

硬件平台:DE 軟件環境:Quartus II . 采樣了較為簡單的計數方法,詳細代碼就不講解了,分為三個模塊,一個是計數模塊 count.v,一個是顯示模塊 disp.v,還有一個是頂層模塊 miaobiao.v。有清零按鍵和暫停撥碼開關。 頂層模塊: miaobiao.v 計數模塊: count.v 顯示模塊: disp.v 仿真用的是Modelsim SE . ,只對計數模塊進行了仿真,不是 ...

2019-10-05 23:02 2 706 推薦指數:

查看詳情

基於FPGA數字跑表設計

設計數字跑表的主要功能有:1、具有顯示分、秒以及百分秒的秒表功能,2、具有暫停和復位功能 一、設計准備 輸入端口: 1)復位信號CLR,當CLR=1時輸出全部置0,當CLR=0時系統正常工作。 2)暫停信號PAUSE,當PAUSE=1時暫停計數,當PAUSE=0時正常計數 ...

Thu May 06 02:42:00 CST 2021 0 1435
基於FPGA數字時鍾的設計與實現

基於FPGA的Digital_clock的設計與實現 一、設計要求 1.正常顯示功能 四位數碼管顯示當前時間、日期以及鬧鍾時間。對於時間(當前時間、鬧鍾時間)來說,數碼管的前兩位顯示小時,后兩位顯示分鍾。對於日期的年份來說,使用四位數碼管進行顯示;對於日期的月份和日期來說,數碼管的前兩位顯示 ...

Thu Dec 09 00:51:00 CST 2021 0 963
數字設計FPGA應用學習筆記

數字設計FPGA應用學習筆記 第一章 FPGA基礎及電路設計 FPGA基礎及電路設計包含兩個方面的內容,一個是FPGA基礎及7系列FPGA基本原理,另外就是FPGA電路設計,FPG廣泛應用於軍事、醫療、工業、通信等領域,下面是兩款實驗板: FPGA基礎及7系列FPGA基本原理 ...

Thu May 10 04:25:00 CST 2018 1 1445
數字電路設計中DSP和FPGA的比較與選擇

博主研究生所在的實驗室是搞雷達的,項目所涉及的板卡都是DSP+FPGA架構的,至於原因,只知道FPGA是並行的,用來處理速度要求高,運算結構簡單的大數據量過程或算法,比如接收處理天線各陣元采樣的初始數據等;DSP是順序的,用來處理數據量較低但運算量較大的算法,比如DBF算法、矩陣求逆算法等。看了 ...

Sat Jun 10 22:37:00 CST 2017 0 5334
FPGA學習筆記(三)—— 數字邏輯設計基礎(抽象的藝術)

###### 【該隨筆中圖片來源於清華大學物理系曾鳴老師】 #########   FPGA設計的是數字邏輯,在開始用HDL設計之前,需要先了解一下基本的數字邏輯設計—— 一門抽象的藝術。   現實世界是一個模擬的世界,有很多模擬量,比如溫度,聲音······都是模擬信號,通過對模擬信號進行 ...

Fri May 25 18:11:00 CST 2018 0 1326
數字邏輯實踐4->面向硬件電路的設計思維--FPGA設計總述

本文是對實驗課上講解的“面向硬件電路的設計思維”的總結,結合數字邏輯課本,進行提煉和整理。 主要來源是課件與本人整理,部分參考了網絡大佬的博客。 本文主要介紹不同於之前軟件設計思維的硬件設計思維,從非阻塞賦值、並行、面積速度轉換、同步電路設計原則、模塊划分設計、if-case對比等方面進行整理 ...

Fri Nov 26 07:06:00 CST 2021 2 650
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM