原文:LVDS的接口電路設計

摘 要: LVDS是一種小振幅差分信號技術,使用這種技術傳輸速率可以達到數百兆,甚至更高 LVDS具有更低的功耗 更好的噪聲性能和更可靠的穩定性。簡要地介紹了LVDS的原理及優勢,分析了LVDS接口設計要注意的問題,着重研究了LVDS與LVPECL CML間的接口設計 同時給出了不同耦合方式下的電路設計圖。 引 言 對於高速電路,尤其是高速數據總線,常用的器件一般有ECL BTL和GTL等。這些器 ...

2016-06-08 15:19 0 1545 推薦指數:

查看詳情

硬件設計:接口--USB2.0電路設計

參考資料:USB2.0通信原理及電路設計 一、USB2.0物理特性   1.1、USB接口   USB連接器包含4條線,其中VBUS、GND用於提供5V電源,電流可達500mA;而D+、D-用於USB數據傳輸。   D+、D-是一組差分信號,差分阻抗為90歐,具有極強的抗干擾性 ...

Wed Oct 21 23:40:00 CST 2020 0 1298
EMMC電路設計

一:供電電源時序 EMMC的供電有兩種模式,且分兩路工作,有VCC和VccQ。在規范上,上電時序是有要求的,如下圖所示。 EMMC上電時序 開始上電時,VCC或VccQ可以第一個 ...

Fri Mar 20 17:27:00 CST 2020 0 883
EMMC電路設計

優秀文檔: eMMC基礎技術1:MMC簡介 eMMC基礎技術2:eMMC概述 一:供電電源時序 EMMC的供電有兩種模式,且分兩路工作,有VCC和VccQ。在規范上,上電時序是有要求的,如下圖 ...

Thu Oct 25 03:25:00 CST 2018 0 5524
按鍵電路設計

在學習單片機的時候想必大家都接觸過按鍵,按鍵是一個人機交互的接口設備,在剛開始接觸的時候最簡單也是最直接的辦法就是將按鍵直接接到一個I/O口上,然后檢測I/O上的電平變化,假設按鍵另一端接在GND上,則一旦檢測到低電平就認為是按鍵觸發了(此處假設已經進行了去抖,軟件去抖也好,硬件去抖也好),乍一看 ...

Tue Jan 01 02:14:00 CST 2019 0 1985
RS-485接口的防護電路設計

高浪涌防護等級的解決方案為兩極防護,其中第一級可采用浪拓 電路保 護部門的陶瓷氣體放電管GDT用於旁 ...

Sat Oct 24 07:04:00 CST 2015 0 2389
電路LVDS 差分接口

Low-Voltage Differential Signaling 低壓差分信號。 目前,流行的LVDS技術規范有兩個標准:一個是 TIA/EIA(電訊工業聯盟/電子工業聯盟)的ANSI/TIA/EIA-644標准,另一個是 [1] IEEE 1596.3標准。 標准推薦的最高數據傳輸 ...

Thu May 24 22:51:00 CST 2018 0 3420
射頻電路設計要點

源自網上總結 電路板的層疊 四層板,六層板,八層板常用結構: 將第二層作為完整的地平面,將重要的信號線走在頂層(包括射頻走線),以便很好的控制阻抗。 可以用Polar計算單端阻抗或者一些軟件自帶阻抗計算器。 阻抗控制 在我們進行原理設計與仿真之后,在Layout中 ...

Sat Oct 13 05:09:00 CST 2018 0 2129
FPGA配置電路設計

Cyclone IV E FPGA要能夠正常的工作,除了需要合理的供電外,還需要有正確的配置電路。 Cyclone IV E FPGA是基於SRAM的結構的,而SRAM中的數據掉電就會丟失,因此系統上電后,必須要由配置電路將正確的配置數據加載到SRAM中,然后FPGA才能夠正常的運行 ...

Wed Apr 20 01:29:00 CST 2022 0 939
 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM