STC15F2K61S2引腳功能


STC15F2K61S2引腳功能

摘要

    本文使用的單片機為藍橋杯比賽轉接板如圖所示,其引腳分布同STC89C52系列單片機,可使用同類型開發板,但是不需要外部晶振。


轉接板以及引腳分布圖

    轉接板采用40支引腳雙列直插,按照功能分為如下3類:

(1)電源及時鍾引腳:Vcc、Vss、XTAL1、XTAL2

(2)控制引腳:ALE、RST

(3)I/O口引腳:P0、P1、P2、P3

注意: P3.6、P3.7由P4.2、P4.4代替,一般聲明:

#include “stc15f2k60s2.h”
sbit P3_6 = P4^2;	
sbit P3_7 = P4^4;

電源及時鍾引腳

1.電源引腳

(1)Vcc(40引腳):接+5V電源
(2)Vss(20引腳):接地

2.時鍾引腳

(1)XTAL1(19腳):時鍾信號輸入端
(2)XTAL2(18腳):時鍾信號輸出端

注意:由於內置高精准 R/C 時鍾(5MHz – 40MHz 可設)不需要外部晶振, XTAL1 和 XTAL2 是空的。

控制引腳

控制引腳提供控制信號,有的引腳具有復用功能。

1.RST(REST,9腳)

    復位信號輸入端,高電平有效。再次引腳加上持續時間大於2個機器周期的高電平,就可使單片機復位。在單片機正常工作時引腳應為 $\leq$0.5V的低電平。

2.ALE (Address Latch Enable,復用P4.5)

    ALE功能為CPU訪問外部數據存儲器提供低8位地址的鎖存控制信號,將單片機P0口發出的低8位地址鎖存在片外的地址鎖存器中,如圖所示


ALE作為低8位地址鎖存控制信號

注意: WR 和 RD: 是( WR/P4.2 和 RD/P4.4)不是傳統的(WR/P3.6 和 RD/P3.7)

並行I/O口

P0口

    (1)P0口在外擴展存儲器或I/O芯片連接時,可定義為高8位輸入輸出地址/數據線。
    (2)無外接存儲器或I/O芯片時,可作為通用I/O口。

P1口

    通用I/O口

P2口

    (1)在訪問外部存儲時,定義為低8位地址線
    (2)無外接存儲器時,可作為通用I/O口。


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM