V-by-One(Video by One) 是由日本賽恩電子公司(THine Electornics)開發的適用於平板顯示器的信號傳輸接口標准,也是專門面向圖像傳輸開發出的數字接口標准。
V-by- One的開發目的,是為了替代LVDS。
接口具有較低的功耗並支持高達4Gbps的數據傳輸(有效數據量達到3.2Gbps)。
VB1接口通過CDR(Clock Data Recovery,時鍾數據恢復)的方式進行高速串行數據傳輸,從根本上解決了傳輸線時滯問題,同時不需要時鍾傳輸線,因此具有很強的抑制EMI能力。
數據信號通過各通道以交流耦合的方式傳輸面板的顯示數據。
1.信號傳輸通過FPGA的serdes接口(TX/RX),還有兩個交互信號(HTPDN與LOCKN),其中交互信號定義如下
HTPDN:對於接收端(玻璃-RX)為輸出port,當接收與發送連接上后置低,接收端可上電就直接給出低信號(類似熱插拔信號);
對於發送端(主板-TX)為輸入port,當為高時表示沒有與接收端連上,默認在發送端配置上拉電阻;
LOCKN:對於接收端(玻璃-RX)為輸出port,當接收端能鎖定到發送端傳輸過來的時鍾信號后置低,表示接收端已鎖定時鍾;
對於發送端(TX)為輸入port,當接收到低電平信號是表面接收端已鎖定時鍾,接下來可發送訓練碼及數據信號,同樣在發送端默認配置上拉電阻;
LOCKN信號用來表示接收端是否將發射端傳輸來的時鍾信號通過CDR解碼成功。
2、信號傳輸框圖:

番外:數據通道所需要的通道數目取決於顯示面板的分辨率(4K/8K)、色深(一般8bit)和幀率(60/120/144)。
UHD 4K(3840*2160)/60Hz,8bit灰階的圖像一秒鍾需要傳輸的數據量:3840(列)*2160(行)*3(RGB)*8(bit)*60(幀率)=11,943,936,000 bit,接近12億bit的數據量
4K60Hz對應8 lane差分數據對,則每lane在1秒內需要處理的數據最少(不包含訓練碼等數據)為:11,943,936,000 bit/8=1,492,992,000bit≈1.5億bit
UHD 4K(3840*2160)/120Hz,8bit灰階的圖像一秒鍾需要傳輸的數據量:3840(列)*2160(行)*3(RGB)*8(bit)*120(幀率)=23,887,872,000 bit,接近24億bit的數據量
4K/120Hz對應16 lane差分數據對,則每lane在1秒內需要處理的數據最少(不包含訓練碼等數據)為:23,887,872,000 bit/16=1,492,992,000bit ≈1.5億bit
UHD 8K(7680*4320)/60Hz,8bit灰階的圖像一秒鍾需要傳輸的數據量:7680(列)*4320(行)*3(RGB)*8(bit)*60(幀率)=47,775,744,000 bit,接近48億bit的數據量
8K/60Hz對應32 lane差分數據對,則每lane在1秒內需要處理的數據最少(不包含訓練碼等數據)為:47,775,744,000 bit/32=1,492,992,000bit ≈1.5億bit
UHD 8K(7680*4320)/120Hz,8bit灰階的圖像一秒鍾需要傳輸的數據量:7680(列)*4320(行)*3(RGB)*8(bit)*120(幀率)=95,551,488,000 bit,接近96億bit的數據量
8K/120Hz對應64 lane差分數據對,則每lane在1秒內需要處理的數據最少(不包含訓練碼等數據)為:95,551,488,000 bit/64=1,492,992,000bit ≈1.5億bit
參考
- VBY通信協議:有VBY附件
- 薄膜晶體管液晶顯示器顯示原理與設計(王東升-BOE董事長)
- LVDS與VB1的對比:LVDS與VB1詳細介紹
還有LVDS:https://wenku.baidu.com/view/effa71e5876fb84ae45c3b3567ec102de3bddfd3.html?rec_flag=default&fr=Recommend_RelativeDoc-60272,100007,60308,40340,40397-kpdrec_doc_pc_view-05ad4d7c03768e9951e79b89680203d8ce2f6afe&sxts=1637644459061
1,492,992,000bit ≈
