典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)


遲滯比較器是一個具有遲滯回環傳輸特性的比較器。在反相輸入單門限電壓比較器的基礎上引入正反饋網絡,就組成了具有雙門限值的反相輸入遲滯比較器。由於反饋的作用這種比較器的門限電壓是隨輸出電壓的變化而變化的。它的靈敏度低一些,但抗干擾能力卻大大提高。

遲滯比較器又可理解為加正反饋的單限比較器。

單限比較器,如果輸入信號Uin在門限值附近有微小的干擾,則輸出電壓就會產生相應的抖動(起伏)。在電路中引入正反饋可以克服這一缺點。

典型遲滯比較器電路圖(一)

遲滯比較器實際上是具有正反饋的電壓比較器,如下圖a所示。圖中Rf是正反饋電阻Vref是基准電壓(閾值電壓),Vin是輸入信號電壓或稱待比較電壓。該比較器的輸出只有兩種狀態:高電平Voh和低電平Vol,Voh可等於或接近等於正電源電壓,而低電平可認為是零電壓或接地,下圖b是其傳輸特性。下面對該電路進行簡單分析。

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

當輸出端為低電平Vol時,流經反饋回路的電流Ii=(Vref-Vol)/(R2+Rf),由於電壓比較器的輸入端電流很小僅為nA級,所以上列計算式已將其忽略,此時電流從基准電壓Vref端流向輸出端:當輸出端為高電平Voh時,流經反饋回路的電流Ih=(Voh-Vref)(Rf+R2),此時電流從輸出端流向基准電壓Vref端。

由於正反饋電路的作用,遲滯比較器有兩個閾值電壓,即高闞值電壓VTH和低閾值電壓VTL,其具體數值是:VTh=Vref+Ih×R2,VTL=Vref-Ii×R2。滯后電壓=VTH-VTL。在遲滯電壓比較器中,只要噪聲電壓引起輸入信號電壓的變化幅度不超過滯后電壓即下圖b中的△V,就能保證輸出狀態的穩定。

以上分析是針對那些具有推挽式輸出級的電壓比較器,而對於那些帶有集電極開路或漏極開路輸出級的比較器而言,上拉電阻器和負荷電阻器共同形成了一個分壓器,輸出高電平Voh不一定能達到與電源電壓相等或相近的數值,可能會有所降低,這在設計電路時應引起注意。

典型遲滯比較器電路圖(二)

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

典型遲滯比較器電路圖(三)

該比較器是一個具有遲滯回環傳輸特性的比較器。由於正反饋作用,這種比較器的門限電壓是隨輸出電壓V0的變化而變化。在實際電路中為了滿足負載的需要,通常在集成運放的輸出端加穩壓管限幅電路,從而獲得合適的Voh和Vol。遲滯比較器的電路圖如下圖所示。

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

圖 遲滯比較器及電壓傳輸特性

由上圖可知 :

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

電路翻轉時:

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

典型遲滯比較器電路圖(四)

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

當ui由小到大,達到或大於上門限電壓UH 的時刻,輸出電壓uo才從+UOM躍變到UOM,並保持不變。此時,通過正反饋支路加到同相輸入端的電壓為:

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

當ui從大變小,在ui達到或稍小於UL的時刻,輸出電壓uo又從UOM躍變到+UOM,並保持不變。

根據(2)和(3)式,可求得遲滯寬度為:

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

由上式可知,遲滯寬度與參考電壓UREF無關,改變R1或R2的值,就可以改變門限電壓或遲滯寬度△U的大小。

若UREF = 0 ,圖8 就成為零電平施密特觸發器,其上門限電壓UH為:

典型遲滯比較器電路圖大全(四款典型遲滯比較器電路設計原理圖詳解)

遲滯寬度△U仍然由(4)式決定,與UREF無關。


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM