cadence軟件畫版圖操作


cadence軟件操作

1、原理圖設計

電路的原理圖設計和許多的電路設計軟件是類似的,這里大致介紹一下基本的操作。

首先是新建一個cell的原理圖:

library manager》file》new》cellview》這里設置元件名以及類型。

這里也可以選擇其他類型。其中比較重要的就是schematic和layout,后面也會提到。這要記住如何新建。這里使用的tool是Composer-schematic,而后面的版圖設計采用virtuoso即可設計版圖。

新建完成后會自動打開編輯器。通過編輯,可以得到所需的電路。這里看一下設計的基本界面。

和Multisim等電路軟件類似,左側是菜單欄,用於執行操作。其中重要的有四個:導入元件、連線、標記、輸入輸出。分別在圖中的倒數第7、6、4、3,掌握這幾個就可以繪制基本的原理圖。其中注意該軟件的通用快捷鍵:q,在使用esc退掉其他指令后,選中某個目標,按q即可得到設計的屬性。對於新手而言,不能修改錯誤是難受的。在q內可以修改所有設置的值。

2、前仿真

前仿真,首先要有原理圖。步驟和前面的操作基本一致。只不過加入了激勵信號。由於使用的是模擬仿真器,所以只能采用模擬信號源。(數模混合仿真有時間再記錄)注意,如果想要仿真自己的原理圖,需要封裝。一方面可以將原理圖內部的標識隔離,一方面方便區分頂層和子模塊。封裝就是在design》create cellview》from cellview即可。注意要區分保存和檢查。保存並未導入工程,在后面的操作中如果提示某個文件不一致,很有可能就是只是保存而沒有檢查。

在原理圖設計界面的菜單欄第一項tools》analog environment可以進入仿真界面。

圖中配置在使用模擬信號仿真時可以不更改。分析用於選擇仿真時間。觀察點就是選擇要呈現的波形。右下角的紅綠燈可以用於開始仿真。

3、板圖設計

先看一下界面:

常用功能:

shift+z: 縮小

ctrl+z:放大(一般采用右鍵框選可以放大特定的區域)

shift+k:清除尺子

q:屬性

o:通孔選擇

p:路徑連接

shift+f:版圖視圖

ctrl+f:元件視圖

其他的功能可以在左側菜單欄一一驗證,這里不再多說。

這里一個比較難理解的就是LSW窗口的使用。

首先要理解的就是AV,NV和AS,NS的區別。

AV:all value 所有有效,NV:no value 所有無效,

AS:all select 所有選擇,NS 不可選擇。

簡單理解,前面兩項決定要不要存在於編輯器。后面兩項決定要不要被選擇。

下面的狀態欄則是表明現在工作的所在層次。黑框指定,如果制定無效,則對應操作無效。這個嘗試一下就可以理解。

然后calibre中可以進行各種分析,如DRC,LVS,PLE等操作。

這些操作的設置根據需要設置。

4、后仿真

和前仿真類似,只不過導入了PLE提取的參數用於仿真。

設置的方法就是在setup》environment中加入calibre作為第一個switch view list。

5、總結

版圖設計和PCB設計有許多異曲同工之妙,但是兩者的設計要求差別還是比較大的。了解版圖的設計流程,也就知道了芯片在設計層面工作內容。


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM