1、單選(1分)
以下關於小數定點除法的描述正確的是___
A.被除數的絕對值應大於0,且小於等於除數的絕對值
B.除數可以為0
C.被除數可以為0
D.除數的絕對值應大於0,且小於等於被除數的絕對值
正確答案:A
你選對了
2、單選(1分)
根據補碼除法中加減交替法運算規則,欲確定商值,必須先比較被除數與除數大小,則以下說法中正確的是___
A.當被除數與除數同號時,做減法,若得到的余數與除數同號則表示“夠減”
B.當被除數與除數同號時,做加法,若得到的余數與除數同號則表示“不夠減”
C.當被除數與余數異號時,做加法,若得到的余數與除數同號則表示“夠減”
D.當被除數與余數異號時,做減法,若得到的余數與除數異號則表示“夠減”
正確答案:A
你選對了
3、單選(1分)
補碼比較法(Booth算法)是進行乘法運算的常用方法之一,器乘法運算規則不受乘數符號的約束,控制線路比較簡明,在計算機中普遍采用。其所需的硬件配置如下:
其中X存放被乘數的補碼,Q存放乘數的補碼,移位和加控制邏輯受Q寄存器末兩位乘數控制。計數器C用於控制逐位相乘的次數,GM為乘法標記。欲計算兩個n位數的乘法運算時,Q最少應為____位寄存器。
A.n-1
B.n
C.n+2
D.n+1
正確答案:C
你選對了
4、單選(1分)
補碼比較法(Booth算法)是進行乘法運算的常用方法之一,器乘法運算規則不受乘數符號的約束,控制線路比較簡明,在計算機中普遍采用。其所需的硬件配置如下:
其中X存放被乘數的補碼,Q存放乘數的補碼,移位和加控制邏輯受Q寄存器末兩位乘數控制。計數器C用於控制逐位相乘的次數,GM為乘法標記。欲計算兩個n位數的乘法運算時,X最少應為____位寄存器。
A.n+1
B.n-1
C.n+2
D.n
正確答案:C
你選對了
5、單選(1分)
補碼比較法(Booth算法)是進行乘法運算的常用方法之一,器乘法運算規則不受乘數符號的約束,控制線路比較簡明,在計算機中普遍采用。其所需的硬件配置如下:
其中X存放被乘數的補碼,Q存放乘數的補碼,移位和加控制邏輯受Q寄存器末兩位乘數控制。計數器C用於控制逐位相乘的次數,GM為乘法標記。欲計算兩個n位數的乘法運算時,加法器應為____位的加法器
A.n-1
B.n+2
C.n
D.n+1
正確答案:B
你選對了
6、單選(1分)
早期的硬件乘法器設計中,通常采用加和移位相結合的方法,具體算法是___,但需要有___控制。
A.串行加法和串行移位 觸發器
B.串行加法和串行右移 觸發器
C.並行加法和串行左移 計數器
D.並行加法和串行右移 計數器
正確答案:D
你選對了
7、單選(1分)
在計算機的浮點數加減運算中,規格化的作用是___
A.增加有效數字的位數,提高運算精度
B.判斷結果是否溢出
C.減少運算步驟,提高運算速度
D.對齊參與運算兩數的小數點
正確答案:A
你選對了
8、單選(1分)
以下關於74181芯片描述正確的是___
A.74181是只能完成算術運算的部件
B.74181是能完成4位十進制代碼算邏運算的部件
C.74181是只能完成邏輯運算的部件
D.74181是能完成4位二進制代碼算邏運算的部件
正確答案:D
你選對了
9、單選(1分)
在浮點數加減法運算”對階”這步中,對階的原則是____
A.小階向大階看齊
B.使兩階碼最高位都為1
C.階碼用補碼表示時,對階到兩數階碼最高位都為1;階碼用原碼表示時,對階到兩數階碼最高位為0
D.大階向小階看齊
正確答案:A
你選對了
10、多選(2分)
浮點加減運算過程的步驟包含下列中的___。
A.溢出判斷
B.尾數求和
C.對階
D.舍入
正確答案:A、B、C、D
你沒選擇任何選項
11多選(2分)
下列敘述中正確的是___。
A.尾數部件只進行乘除運算
B.定點補碼運算時,其符號位不參加運算
C.浮點運算可由階碼運算和尾數運算兩部分組成
D.階碼部件在乘除運算時只進行加、減操作
正確答案:C、D
你選對了
12、多選(2分)
單重分組跳躍進位就是將n位全加器分成若干小組,小組內的進位同時產生,小組與小組之間采用串行進位。如下圖所示:
其中Ci表示的是第i位產生的進位,di表示只與本地進位有關的運算結果,ti表示與低位有關的運算。以下各選項列出的各位,是在同一時刻產生進位的是____。
A.C11~C8
B.C0~C3
C.C15~C0
D.C3,C7,C11,C15
正確答案:A、B
你選對了
1、單選(1分)
兩個n(n%2=0)位數,進行原碼兩位乘,需要的移位次數和做多的加法次數為:
A.n/2,n/2
B.n/2+1,n/2
C.n/2+1,n/2+1
D.n/2, n/2+1
正確答案:D
你選對了
2、單選(1分)
已知x=-0.1011,y=0.1101,則[x/y]原為:
A.0.1101
B.1.1101
C.1.1001
D.1.0101
正確答案:B
你選對了
3、單選(1分)
下列說法錯誤的是___。
A.在小數除法中,為了避免溢出,要求被除數的絕對值小於除數的絕對值
B.補碼乘法器中,被乘數和乘數的符號都不參加運算
C.運算器中通常都有一個狀態標記寄存器,為計算機提供判斷條件,以實現程序轉移
D.並行加法器中高位的進位依賴於低位
正確答案:B
你選對了
4、單選(1分)
早期的硬件乘法器設計中,通常采用加和移位相結合的方法,具體算法是___,但需要有___控制。
A.並行加法和串行右移 計數器
B.串行加法和串行右移 觸發器
C.串行加法和串行移位 觸發器
D.並行加法和串行左移 計數器
正確答案:A
你選對了
5、單選(1分)
設機器數字長16位,階碼5位(含1位階符),基值為2,尾數11位(含1位數符)。對於兩個階碼相等的數按補碼浮點加法完成后,由於規格化操作可能出現的最大誤差的絕對值為___。
A.2^3
B.2^4
C.2^5
D.2^6
正確答案:B
你選對了
6、單選(1分)
已知x=2(-101)*0.0110011,y=2(011)(-0.1110010),則xy=___。
A.2^(-011)(-01011011)
B.2^(-011)(-01011111)
C.2^(-011)(-01111011)
D.2^(-111)(-01011011)
正確答案:A
你選對了
7、單選(1分)
在計算機的浮點數加減運算中,規格化的作用是___
A.減少運算步驟,提高運算速度
B.對齊參與運算兩數的小數點
C.增加有效數字的位數,提高運算精度
D.判斷結果是否溢出
正確答案:C
你選對了
8、單選(1分)
在浮點數中,判斷補碼規格化形式的原則是___
A.尾數的最高數值位為1時,數符任意
B.階符與數符不同
C.尾數的符號位與最高數值位不同
D.尾數的符號位與最高數值位相同
正確答案:C
你選對了
9、單選(1分)
如果采用0舍1入法進行舍入處理,則0.01010110011舍入最后一位后,結果為____。
A.0.0101011010
B.0.0101011011
C.0.0101011100
D.0.0101011001
正確答案:A
你選對了
10、多選(2分)
以下說法正確的是____
A.階碼部分只進行階碼的加、減操作。
B.補碼加減交替法是一種不恢復余數法
C.在定點小數補碼一位除法中,為了避免溢出,被除數的絕對值一定要小於除數的絕對值。
D.浮點預算可由階碼運算和尾數運算兩個部分聯合實現。
正確答案:A、B、C、D
你選對了
11、多選(2分)
浮點加減運算過程的步驟包含下列中的___。
A.舍入
B.尾數求和
C.溢出判斷
D.規格化
正確答案:A、B、C、D
你選對了
12、多選(2分)
下列敘述中正確的是___。
A.階碼部件在乘除運算時只進行加、減操作
B.浮點數的正負由階碼的正負符號決定
C.定點補碼運算時,其符號位不參加運算
D.浮點運算可由階碼運算和尾數運算兩部分組成
正確答案:A、D你選對了