為EFT設計的電源濾波電路:
電源入口,正極負極通過電容/TVS接機殼地;
電源入口到FB之間的線,在滿足DC電流需求的基礎上,盡量變窄增大高頻阻抗
兩個FB串聯,之后通過共模電感,電容,正負極分別加電感,之后電容
機殼地離FB遠一些,減少耦合。
機殼地也可通過0Ω電阻接信號地
入口處需要地平面嗎?信號地平面的邊界在FB處?還是后級電容濾波之后?
前級和隔離的后級的參考平面,要分開,防止前級噪聲耦合到參考平面,參考平面耦合到后級。兩個平面要有一定的距離。
EFT:2kV,5kHz
電源線:
1、L過,N不過(3min)
2、編織帶接地改善,但離遠距離(標准要求),測N不過;
3、加磁環,負向過,正向PE不過
4、近電源端孔金屬化,負向過,正向L+N不過(正向)
推理:
1、步驟1中N不過,編制帶確實會改善,因此測試需保持
2、負向容易過,正向不容易過,原因是EFT不論是對L,對N,經過橋式整流,最后都是通過負極釋放,負極面積大,接觸好,因此容易過;正向會通過直流的5V,雖然有TVS接觸到地,但沒有磁珠阻隔,信號方向阻抗很低,因此會有一般的干擾進入電路;
3、L+N不過,是因為沒有共模電感,L,N上的共模信號都導入5V,該干擾沒有阻隔,不能直接導入地,在板子內串擾
4、步驟2中地測N不過,說明負極也需要隔離;
改進
加共模電容,電容容易飽和,需要用10nF以下的。
加共模電感
加磁珠