圖解PCIE原理(從軟件角度)


1  PCIE基本概念

1.1   PCIE拓撲架構圖

 

 

1.2 PCIE Switch內部結構圖

 

 

1.3  PCIE協議結構圖



 

2 PCIE枚舉原理

2.1 Type0&Type1配置頭空間

2.2 拓撲示例

連接Device0的端口設為Port0,連接Device1的端口設為Port1 (Port可以看作PCI Bridge)

2.3 枚舉過程

Port0、Port1的相關Bus Register變化過程如下圖

2.4 資源分配

2.4.1 非橋設備資源分配

以Device0的資源分配為例:需要64KB IO Memory  以及 256 Byte IOPort 

(IOPort Base = 0x10000000,  IOMem Base = 0x20000000)

2.4.2 橋設備資源分配

Port0為支持Devic0  IO & Memory Routing相關的Register設定 

3  PCIE事務交互

3.1 配置空間讀寫

Read Conf Space:  Device0 offset 4 

3.2 內存空間讀寫

MMIO Read:  addr = 0x20000004

3.3 中斷發起、取消

 

 

轉載:http://blog.csdn.net/hulidong971/article/details/41412199


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM