【iCore4 雙核心板_FPGA】例程十:FSMC總線通信實驗——復用地址模式


實驗原理:

  STM32F767上自帶FMC控制器,本實驗將通過FMC總線的地址復用模式實現STM32與FPGA

之間通信,FPGA內部建立RAM塊,FPGA橋接STM32和RAM塊,本實驗通過FSMC總線從STM32向

RAM塊中寫入數據,然后讀取RAM出來的數據進行驗證。

核心代碼:

int main(void)
{
  int i;
    unsigned int fpga_read_data;

    system_clock.initialize();
    fsmc.initialize();
    led.initialize();
    
    LED_GREEN_ON;
    
    while(1){        
        for(i = 0;i < 256; i++){
            fpga_write(i,i);                                 
        }
        for(i = 0;i < 100000; i++);
        for(i = 0;i < 256;i++){
            fpga_read_data = fpga_read(i);           
            if(fpga_read_data != i){
                LED_GREEN_OFF;
                LED_RED_ON;
            }
        }    
    }
}
module fsmc_ctrl(
    input clk_25m,
    input pll_100m,
   input rst_n,
    
    input FSMC_CLK,
    input NADV,
    input WRn,
    input RDn,
    input CSn,
    input [23:16]AB,
    inout [15:0]DB
);
    
//--------------------wire---------------------------------//
    wire rd = (CSn | RDn);
    wire wr = (CSn | WRn);

//--------------------ab-----------------------------------//
    reg [23:0]address;

    always @ (posedge NADV or negedge rst_n)
        begin
            if(!rst_n)
                begin
                    address <= 24'd0;
                end
            else 
                begin
                    address <= {AB,DB};
                end
            
        end
//--------------------clk----------------------------------//
    reg wr_clk1,wr_clk2;    
    
    always @(posedge pll_100m or negedge rst_n)
        begin
            if(!rst_n)
                begin
                    wr_clk1 <= 1'd1;
                    wr_clk2 <= 1'd1;
                end
            else
                {wr_clk2,wr_clk1} <= {wr_clk1,wr};    //提取寫時鍾
        end
        
    wire clk = (!wr_clk2 | !rd);
    
//--------------------db_out-------------------------------//
    wire [15:0]db_out;
    assign DB = !rd ? db_out : 16'hzzzz;

//--------------------my_ram-------------------------------//
    my_ram u1(
        .address(address),
        .clock(clk),
        .data(DB),
        .wren(!wr),
        .rden(!rd),
        .q(db_out)    
    );//例化ram模塊
    
//--------------------endmodule----------------------------//
endmodule

源代碼下載鏈接:

鏈接:http://pan.baidu.com/s/1hrK8c3i 密碼:syfc

iCore4鏈接:


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM