串聯端接電阻對信號上升時間的影響


信號反射是信號完整性中一個最基本的問題(因為阻抗不匹配產生反射波)。串聯端接是高速電路設計中是抑制信號反射最常用的措施。采用多大的端接電阻可以有效的解決信號反射的問題,通常采用仿真的方法來解決。也許你在做信號完整性仿真的時候會發現一個非常有趣的現象:串聯端接電阻的阻值大小會影響到接收端波形上升沿的的陡峭程度,當使用較大電阻的時候,上升沿會變緩。你注意過這個現象嗎?
      產生這個現象的原因是多方面的,其中最主要的是由於接收器存在輸入電容。下圖三條曲線是在端接電阻相同但接收器輸入電容不同的情況下得到的接收端信號波形。紅色波形表示沒有輸入電容(虛構的接收器),藍色波形對應5pF輸入電容,紫色波形對應10pF輸入電容。輸入電容大小對邊沿影響很大,為什么?
串聯端接電阻對信號上升時間的影響


       我們知道,號邊沿陡峭程度和信號的帶寬有關,邊沿越陡峭,帶寬越大。但是現在對於同一個信號,不同的電容確產生不同的信號邊沿,說明電容影響了信號的帶寬,問題是電容怎樣影響信號帶寬的呢?看看整個互連中有什么?端接電阻、輸入電容,很自然的聯想到RC濾波電路。事實上,影響最大的就是它。一階RC濾波網絡是典型的低通濾波,這是這個濾波器限制了信號的帶寬。或者從另一個角度來看,端接電阻、傳輸線阻抗、輸入電容共同構成了一個RC充電電路,電容上的電壓呈指數變化規律,關鍵的參數為時間常數(τ=RC)。電容越大,時間常數越大,電容電壓變化越緩慢,信號邊沿也就越緩。
     現在回到端接電阻來,對於RC網絡,R同樣影響濾波器帶寬,或者影響RC充電電路的時間常數。R增加對信號邊沿的影響和電容增加類似,同樣會導致信號邊沿變緩。下圖是輸入電容固定,端接電阻不同的情況下,接收端信號波形。藍色波形對應端接電阻30歐,綠色波形對應端接電阻50歐。端接電阻對信號邊沿的影響很明顯。順便提一句:注意一下綠色波形頂部的那個台階,那是由於端接電阻太大,傳輸線上入射波形電壓幅度小,接收端反射后仍然達不到滿幅度。這在某些情況下可能會對信號傳輸有影響。我們的產品有一款也有這樣的問題
串聯端接電阻對信號上升時間的影響
 
     相信很多人都觀察到了這種現象,但似乎很少有人深究背后原因。的確,通常情況下端接電阻引起的信號邊沿變緩沒有致命的影響,但是這個現象背后的機理卻非常有用。有時候一些看起來有些奇怪的解決措施就和這個有關。
     文章參考於爭的文章,有以下問題需要和大家討論
     1、邊沿變緩有什么好處?
     2、為什么有時候鏈路中間會串接電阻?(為了阻抗匹配吧?)
     3、為什么有些特殊情況下走線末端接收器之前要串接電阻?
     4、解決接收端信號邊沿的回勾能不能用到這個機理?


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM