Stub線就是俗稱的線頭或歪線(特別在 Router中經常出現), 或者說信號沒打算經過的路徑,如圖所示:
但是以下兩種情況是可以忽略的:
1.在添加測試點的時候,為保證測試點的間距,不得不多拉一根線出來。
這種情況,對於High speed signal是完全禁止的。因為通過大量的仿真和布線經驗,stub會嚴重影響高速線的信號質量。
信號對stub的長度也是有限制的,這就需要根據信號的速度而定。可通過仿真或直接咨詢信號完整性工程師。
2.就是via stub對於press fit component而言的,當板厚在2.1mm以上時,並且信號是在上半部分層面進入press fit component ′s pin的時候,就產生了via stub。
比如,一個16 層板,信號在 Layer3進入press fit component ′s pin,則紅色路徑為信號經過的路徑。藍色路徑就是多出來的Stub。
此種情況一般3.125GHz以下是不需要考慮,但當頻率高於3.125GHz時候,就一定要考慮via stub帶來的影響,主要使用背鑽技術(Back Drill)解決。
本博文部分參考:jimmy始發於EDA365高速PCB設計論壇的《PADS中如何檢查Stub線》一文。
★獨澤舟博客文章★ 原創文章轉載請注明:http://www.cnblogs.com/duzezhou/
★獨澤舟博客文章★ 原創文章轉載請注明:http://www.cnblogs.com/duzezhou/