Verilog之event的用法


編寫verilog的testbench時,可使用event變量觸發事件。

event變量聲明為:

event var;

event觸發為:

->var;

捕獲觸發為:

@(var);

在modelsim中可運行的實例碼如下:

10個時間單位后reset_trigger事件被觸發,捕獲后將reset設置一個時鍾周期再觸發reset_done_trigger。之后再分別設置10個周期的隨機信號給enable和reset。

 

 1 `timescale 1ns/100ps
 2 module event_test;
 3 event reset_trigger;
 4 event reset_done_trigger;
 5 reg clk;
 6 reg reset;
 7 reg enable;
 8 
 9 initial
10     begin
11         clk = 0;
12         forever #5 clk = ~clk;
13     end
14 
15 initial begin
16  forever begin
17   @(reset_trigger);
18   @(negedge clk);
19   reset = 1;
20   @(negedge clk);
21   reset = 0;
22   -> reset_done_trigger;
23  end
24 end
25 
26 initial
27 begin 
28  #10 -> reset_trigger;
29  @(reset_done_trigger);
30  fork
31   repeat (10) begin
32    @(negedge clk);
33    enable = $random;
34   end
35   repeat (10) begin
36    @(negedge clk);
37    reset = $random;
38   end
39  join
40 end
41 endmodule

 

 

 

運行結果如下:兩個白點處是事件觸發的時刻

 


免責聲明!

本站轉載的文章為個人學習借鑒使用,本站對版權不負任何法律責任。如果侵犯了您的隱私權益,請聯系本站郵箱yoyou2525@163.com刪除。



 
粵ICP備18138465號   © 2018-2025 CODEPRJ.COM