原文見
http://bbs.elecfans.com/jishu_223825_1_1.html
FPGA中幾個基本的重要的時序分析參數介紹(fmax\tsu\th\tco\tpd)
今天無聊,翻開書偶看到介紹時序部分的東西,覺得其中幾個參數縮寫所代表的含義應該記住,故寫如下文章……
FPGA中的幾個基本的重要的時序分析參數:
fMAX(最大時鍾頻率):在不違背內部建立時間tsu和保持時間th要求下可以達到的最大時鍾頻率;
tSU(時鍾建立時間):在寄存器的時鍾信號已經在時鍾引腳建立之前,經由數據或者使能輸入而進入寄存器的數據必須在輸入引腳出現的時間長度;(equation:tsu<=tclk-tdelay_max_in)
tH(時鍾保持時間):在寄存器的時鍾信號已經在時鍾引腳建立之后,經由數據輸入或者使能輸入而進入寄存器的數據必須在輸入引腳保持的時間長度;(equation:th<=tdelay_min_in)
tCO(時鍾到輸出延時):時鍾信號在寄存器引腳上發生轉變以后,在由寄存器饋送信號的輸出引腳上獲得有效輸出所需的最大時間;(equation:tdelay_min_out<=tco<=tclk-tdelay_max_out)
tPD(引腳到引腳延時):輸入引腳上的信號在經由組合邏輯進行處理傳輸,出現在外部輸出引腳上時所需的時間;
|