TTL與CMOS電平接口
1、LOGIC GND Vcc Voh Vol Vih Vil
TTL 0 5.0 2.4 0.4 2.0 0.8
COMS 0 5.0 3.5 0.4 3.5(0.7Vcc) 1.5(0.3Vcc)
2.TTL和COMS邏輯電路的多余管腳的處理
TTL:多余管腳接高電平時,應該通過上拉電阻與Vcc相連
多余管腳接高低平時,直接與地相連
COMS:多余管腳接高電平時,應該直接與電源Vcc相連
多余管腳接高低平時,直接與地相連
3.TTL與CMOS的接口
主要從邏輯電平匹配和電流帶載能力兩方面考慮
3.1 TTL與CMOS
主要是電平匹配問題,TTL的Voh=2.4,Vol=0.4,COMS的Vih=3.5,Vil=1.5
在TTL輸出低電平是匹配,輸出高電平時不匹配。解決方法是在TTL的輸出和CMOS輸入連線處,
通過上拉電阻接到Vcc。這樣,在TTL輸出高低電平時,都匹配。
3.2 COMS和TTL的接口
主要問題是,CMOS在輸出低電平時,輸出電流小,不能驅動TTL。
解決辦法是a:CMOS門的並聯 (只有同一芯片的門才可以並聯使用)
b:采用輸入電流較大的CMOS緩沖芯片
