花费 6 ms
乘法器原理与硬件实现

乘法运算 乘法运算在数字信号处理中被广泛应用,如滤波器以及各种变换等。这里讨论乘法器的各种设计方法。尽管Verilog语言中有关键字signed(没有unsingned),借助其可方便地用"\(*\ ...

Wed Jan 19 00:21:00 CST 2022 0 6518
gfsk调制原理

1. FSK调制原理 我们知道FSK的调制的时域表达式为: \[s(t)=cos(2\pi(f_c+I_nf_d)t) \tag{1.1} \] 其中\(I_n=\pm 1, \pm3, ...

Wed Jan 12 02:09:00 CST 2022 0 3649
累加器

累加运算 1. 累加原理 累加运算如式(1)所示: \[s = \sum_{n=0}^{L-1}a_{n} \tag{1} \] 它表示N个数相加。累加运算由累加器实现,其实质是完成一 ...

Thu Jan 20 21:39:00 CST 2022 0 2630
加法器的硬件实现

1. 加法运算 加法运算可以说是数字信号处理中最基本的运算,减法、乘法运算都可以通过加法运算实现。加法运算也可以说是数字信号处理中最简单的运算。目前的FPGA中,可采用分布式逻辑资源实现加法,也可采 ...

Mon Jan 17 04:32:00 CST 2022 1 1391
Verilog对数据进行四舍五入(round)与饱和(saturation)截位

1. 引言 在利用Verilog写数字信号处理相关算法的过程中往往需要对数据进行量化以及截位。而在实际项目中,一种比较精确的处理方式就是先对截位后的数据进行四舍五入(round),如果在四舍五入的过 ...

Tue Jan 18 00:31:00 CST 2022 0 893

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM