花费 7 ms
数字IC后端时钟树综合专题(OCC电路案例一)

一.OCC缘由 何为全速测试(at speed test):在工艺节点在130nm以下的时候,很多情形下的物理缺陷都是由于延时来引起的。 因此在对这种类型的chip做dft的时候,需要建立一 ...

Tue Apr 07 23:48:00 CST 2020 0 2702
DDR接口时序实例

DDR SDRAM接口的示意图: CAC总线表示Command,Address,Control Pin,时序相对简单,单向单周期,通过以下命令约束: create_generated_ ...

Tue Apr 07 19:47:00 CST 2020 0 1835
ITF TLUPLUS nxtgrd

1. itf: interconnect technology format file ;找foundary 要 tlu+: table look up plus for ...

Wed Aug 19 19:51:00 CST 2020 0 1307
SDC是如何炼成的?IO约束篇 - 附Top和Block实战经验

From 老本 Benjamin RTL2GDS IO约束在顶层和模块级的主要命令都是以下几个,但是实际应用的复杂程度不可同日而语,本篇会先介绍模块级IO约束实战经验,然后讲解顶层IO约束复杂 ...

Tue Apr 07 19:39:00 CST 2020 0 1329
PrimePower

PrimeTime是业内golden的signoff工具。PTPX作为PT的延伸,是大家非常熟悉的power analysis工具了。在power方面,尤其在工艺节点越来越先进的今天,准确的power ...

Sat Mar 28 01:03:00 CST 2020 0 1066
先进工艺中的Cut Metal与 Metal Extension技术

在先进工艺中,foundry使用cut metal来实现更小的end-of-line spacing,与cut metal技术相伴随的是metal extension。今天,小姐姐我希望能和大家一起学 ...

Sun Mar 29 07:51:00 CST 2020 0 1031
Primetime里面的脚本小技巧

1) PT里面的attribute比较,大家抓取一些pin/net的属性值的时候,可以不用再自己写判断条件去过滤了,可以直接用attribute判断,比如: get_* –filter "a ...

Sat Mar 28 00:48:00 CST 2020 0 1018
如何控制std cell的密度?

其实,关于密度有两个说法。 一是utilization,也就是设计的利用率。一般来说,为了成本考虑,利用率能做的越高越好,也就是std cell密度越高越好。 二是在利用率确定的情况下,std c ...

Sun Mar 29 00:33:00 CST 2020 0 933

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM