原文:以太网学习(三)——FPGA的MAC与PHY芯片之间的接口,以及RGMII接口时序

主要有SMII, MII, RMII, GMII, RGMII这几种接口,其中SMII是串行的接口,引脚最少。 MII接口 通信速率 M M 百兆以太网的通信接口 ETH RXC:PHY侧输出给MAC的以太网的接受时钟 ETH RXDV:PHY侧输出给MAC的接收有效信号 ETH RXER:PHY侧输出给MAC的接收错误信号 ETH RXD:PHY侧输出给MAC的 位接收数据 只有当ETH RXD ...

2021-09-16 21:16 0 377 推荐指数:

查看详情

FPGA控制RGMII接口PHY芯片基础

一、前言   网络通信中的PHY芯片接口种类有很多,之前接触过GMII接口PHY芯片RTL8211EG。但GMII接口数量较多,本文使用RGMII接口的88E1512搭建网络通信系统。这类接口总线位宽小,可以降低电路成本,在实际项目中应用更广泛。 二、从GMII过度到RGMII   先看 ...

Mon May 13 19:20:00 CST 2019 0 6675
以太网PHY 芯片之 MII/MDIO接口详解

本文主要分析MII/RMII/SMII,以及GMII/RGMII/SGMII接口的信号定义,及相关知识,同时本文也对RJ-45接口进行了总结,分析了在10/100模式下和1000M模式下的设计方法。 MII接口提供了MACPHY之间PHY与STA(Station ...

Tue Jan 28 20:44:00 CST 2014 0 66002
以太网学习(二)——PHY芯片

PHY芯片的基本功能 PHY和RJ45接口之间的连接就是学习一中提到的千兆以太网RJ45接口的那4对差分模拟信号线。通过PHY芯片实现了差分信号对到数字信号的转换,也就是图中的RXD和TXD。 除此之外PHY芯片还提供了通信速率自协商,驱动通信指示LED灯等功能。 PHY芯片数据 ...

Sun Sep 12 00:17:00 CST 2021 0 494
以太网PHY接口总结

以太网PHYMAC之间一般有如下接口,具体的接口描述可以在PHY芯片数据手册查看到: MII:参考:DP83640 Precision PHYTER™ - IEEE 1588 Precision Time Protocol Transceiver MDIO接口时序 ...

Wed May 20 19:41:00 CST 2020 0 2524
口扫盲三:以太网芯片MACPHY的关系

问:如何实现单片以太网微控制器? 答:诀窍是将微控制器、以太网媒体接入控制器(MAC)和物理接口收发器(PHY)整合进同一芯片,这样能去掉许多外接元器件.这种方案可使MACPHY实现很好的匹配,同时还可减小引脚数、缩小芯片面积.单片以太网微控制器还降低了功耗,特别是在采用掉电模式的情况下 ...

Wed Jul 17 19:42:00 CST 2013 2 132116
口扫盲三:以太网芯片MACPHY的关系

问:如何实现单片以太网微控制器? 答:诀窍是将微控制器、以太网媒体接入控制器(MAC)和物理接口收发器(PHY)整合进同一芯片,这样能去掉许多外接元器件。这种方案可使MACPHY实现很好的匹配,同时还可减少引脚数、缩小芯片面积,单片以太网微控制器还降低了功耗,特别是在采用掉电模式 ...

Thu Jun 14 01:55:00 CST 2018 0 2645
口扫盲三:以太网芯片MACPHY的关系

转载:http://www.cnblogs.com/jason-lu/articles/3195473.html 问:如何实现单片以太网微控制器? 答:诀窍是将微控制器、以太网媒体接入控制器(MAC)和物理接口收发器(PHY)整合进同一芯片,这样能去掉许多外接元器件.这种方案可使MAC ...

Sun Mar 02 05:42:00 CST 2014 0 13655
 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM